这是锁相环芯片MC145170程序,单片机是用at89s52的
标签: 145170 MC 锁相环芯片 程序
上传时间: 2013-12-18
上传用户:youmo81
用MATLAB的simulink实现costas环的.mhl文件
标签: simulink MATLAB costas mhl
上传时间: 2016-06-03
上传用户:从此走出阴霾
手写数字分类识别软件,matlab源码,可以作为课堂教学演示,
标签: matlab 数字 分类 识别软件
上传用户:windwolf2000
a环相关的复合系统多普勒频移抑制模型 复合系统为扩频测距与通信复合系统
标签: 复合系统 制模 多普勒频移 扩频
上传时间: 2016-06-04
上传用户:大融融rr
gps的c_a码的跟踪环的研究的fpga实现
标签: fpga gps c_a
上传时间: 2016-06-06
上传用户:llandlu
在总结前人提出的一些锁相环仿真模型的基础上,用Matlab语言构建了一种新的适用于全数字仿真模型。
标签: 锁相环 仿真模型
上传时间: 2016-06-13
上传用户:tuilp1a
数据结构试验报告 约瑟夫环 问题描述: 约瑟夫(Joseph)问题的一种描述是:编号为1,2,,...,n的n个人按顺时针方向围坐一圈,每人持有一个密码(正整数)。一开始任选一个正整数作为报数上限值m,从第一个人开始按顺时针方向自1开始顺序报数,报到m时停止报数。报m的人出列,将他的密码作为新的m值,从他在顺时针方向上的下一个人开始重新从l报数,如此下去,直至所有人全部出列为止。试设计一个程序求出出列顺序。 基本要求: 利用单向循环链表存储结构模拟此过程,按照出列的顺序印出各人的编号。 测试数据: m的初值为20;n=7,7个人的密码依次为:3,1,7,2,4,8,4(正确的出列顺序应为6,l,4,7,2,3,5)。
标签: Joseph 数据结构 报告
上传时间: 2014-01-18
上传用户:chfanjiang
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
标签: altera FPGA PLL 分频器
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
上海手游公司開發RPG大作-破虜傳完整代碼,註解與資源包和地圖編輯器,經JBX編譯成功
标签: RPG JBX 海
上传时间: 2016-06-17
上传用户:lixinxiang
一阶全数字锁相环VERLOGIC程序代码,调试通过。
标签: VERLOGIC 全数字 代码 锁相环
上传时间: 2013-12-15
上传用户:caixiaoxu26