组合电路的设计8位加法器设计(ADD8.vhd)
上传时间: 2016-10-13
上传用户:gonuiln
LPC10 2.4Kpbs 语音压缩定点运算C语言源程序OPENLPC
上传时间: 2013-12-15
上传用户:xfbs821
1.产生白噪声程序 编程产生一组正态分布的白噪声信号,它的均值和方差以及长度可随意调整。将产生的白噪声信号存入数据文件。 本程序算法用C++语言编写。首先用乘同余法产生均匀分布白噪声,再用变换抽样法转换为高斯分布白噪声。算法及程序实现叙述如下。 1) 设定x初值为11,A=179,长度WNlength,均值Average,方差Serror为用户输入的变量; 2) M =235,ζi= x/M; 3) 取ζi的小数部分再赋值给ζi+1,这就是均匀分布白噪声; 4) 利用公式 η1=Serror×(–2*logζ1)0.5×cos(2pζ2) +Average η2= Serror×(–2*logζ1)0.5×sin(2pζ2) +Average 计算得到均值和方差可任意调整的白噪声序列。式中 为均匀分布白噪声。
上传时间: 2016-10-19
上传用户:hanli8870
32位元2進位除法器
标签: 除法器
上传时间: 2016-10-24
上传用户:zmy123
用vhdl语言 来实现 四位并行加法器的功能 是本科生的必学内容
上传时间: 2016-10-27
上传用户:xg262122
除法器,可以很好的实现VHDL除法器的功能对于初学者有很大帮助.
上传时间: 2013-12-16
上传用户:lwwhust
最小二乘支持向量机的matlab工具箱,包含几乎所有常用的支持向量机应用函数。
上传时间: 2013-12-29
上传用户:维子哥哥
lattice isplever7竟然没有除法库,只好在网上找了老外写的vhdl除法器
上传时间: 2014-01-10
上传用户:athjac
cpld/fpga常用加法器设计的verilog程序
上传时间: 2016-11-05
上传用户:fhzm5658
用汇编编写的矩阵乘源代码,可以在WinDLX下运行
上传时间: 2013-12-24
上传用户:努力努力再努力