随着生物工程及医学影像学的发展,磁共振成像在医学诊断学方面发挥着越来越重要的角色。磁场的均匀性是大型医疗设备——核磁共振(MRI)成像的理论基础,是评价该设备的一个重要的技术参数,磁场的均匀性分析也是电磁场理论分析的一个重要方向。良好、稳定的磁场均匀性对核磁共振图像的信噪比(SNR)的提高有重要的意义,同时也是饱和压脂序列实现的唯一条件。 该课题的主要内容是在介绍磁共振成像原理与磁共振超导磁体的超导匀场线圈的形状及位置的基础上,分析各个线圈中电流的大小与空间某点磁场强度的关系。同时借鉴磁共振成像原理,设计辅助测量水膜,对空间某一特定半径的球体腔内各点的磁场强度进行自动化测量。在当前使用的被动式匀场的基础上,利用分析软件,对线圈的选择及电流的大小进行计算与优化。实验结果表明效果良好,磁场均匀度有很大的改善。 采用的主要方法是利用磁共振成像原理及傅里叶转化技术去设计一种精确、方便、快捷的匀场方法。通过计算机模拟及有限元分析的方法进行计算、优化,最终得到理想的磁场均匀度。 良好的磁场均匀性是磁共振成像的基础,是饱和压脂序列(FATSAT)、平面回波成像(EPI)、弥散成像、频谱分析等一系列近几年新出现的先进序列实现的前提条件。从而为临床医学提供了一种先进的检查手段,为疾病诊治的及时性、准确性、可靠性及病灶确切位置的判断都提供了基础。 该文所介绍的磁场均匀性测量、分析方法以及在此基础上设计的匀场计算分析软件已在多台磁共振安装调试过程中得到应用,达到了预期的目的,能够满足现场调试的要求。该方法对于今后超导磁体磁共振的磁场均匀性调试,及在医学影像学方面的发展有很好的应用价值。该项技术在该领域的推广必然会提高磁场均匀性的精度,推动医学影像学及临床诊断学的发展。并能带来良好的社会效益及经济效益,具有关阔的应用前景。
上传时间: 2013-04-24
上传用户:tianjinfan
近年来,嵌入式Internet远程测控系统已成为计算机控制领域一个重要组成部分,它将计算机网络、通信与自动控制技术相结合并成为新兴的研究热点。通过嵌入式Internet控制系统,用户只要在有网络接入的地方,就可以对与网络连接的任何现场设备进行远程测控。嵌入式系统可以根据应用进行软硬件的定制,特别适用于对成本、体积、功耗有严格要求的各种远程测控设备。该项技术的研究具有广阔的应用前景。 嵌入式Web远程监控不同于以往的C/S和B/S网络监控技术,它通常采用嵌入式系统作为Web服务器,使得系统的成本大大降低,且设备体积小巧,便于安装、易于维护,安全可靠,此技术自问世以来得到了业界的广泛关注,各式各样的解决方案和实现方式层出不穷。 本文提出了一种基于ARM的嵌入式网络控制系统。该系统以嵌入式Boa服务器作为远程信号的传输平台。首先对网络的系统结构和工作原理作了详细介绍,然后对嵌入式网络控制系统的实现作了深入的探讨和研究。 整个嵌入式网络控制系统主要划分为三个部分:嵌入式网络控制系统硬件设计;嵌入式网络控制器的软件设计;嵌入式网络控制系统Web服务器实现。系统选用主流的ARM微处理器LPC2210作为系统主控制器,并根据需要给出了具体的硬件电路设计,包括:存储器接口电路、网络接口电路、串行通信接口电路以及信号调理电路设计。鉴于μ Clinux对ARM技术的有力支持,且μ Clinux具有内核可裁减、网络功能强大、低成本、代码开放等特点,通过对μ Clinux的裁减、配置和编译,成功地将μ Clinux移植到LPC2210中。然后完成设备驱动开发、嵌入式网络控制系统Boa服务器的构建及系统应用开发。 该嵌入式网络控制系统融合监控网与信息网,实现了远程分布式测控和通讯。系统稳定性高、实时性好、性价比高,具有广泛的应用价值,适用于工业、交通、电力、能源等众多控制领域。
上传时间: 2013-04-24
上传用户:xc216
近年来,嵌入式Internet远程测控系统已成为计算机控制领域一个重要组成部分,它将计算机网络、通信与自动控制技术相结合并成为新兴的研究热点。通过嵌入式Internet控制系统,用户只要在有网络接入的地方,就可以对与网络连接的任何现场设备进行远程测控。嵌入式系统可以根据应用进行软硬件的定制,特别适用于对成本、体积、功耗有严格要求的各种远程测控设备。该项技术的研究具有广阔的应用前景。 嵌入式Web远程监控不同于以往的C/S和B/S网络监控技术,它通常采用嵌入式系统作为Web服务器,使得系统的成本大大降低,且设备体积小巧,便于安装、易于维护,安全可靠,此技术自问世以来得到了业界的广泛关注,各式各样的解决方案和实现方式层出不穷。 本文提出了一种基于ARM的嵌入式网络控制系统。该系统以嵌入式Boa服务器作为远程信号的传输平台。首先对网络的系统结构和工作原理作了详细介绍,然后对嵌入式网络控制系统的实现作了深入的探讨和研究。 整个嵌入式网络控制系统主要划分为三个部分:嵌入式网络控制系统硬件设计;嵌入式网络控制器的软件设计;嵌入式网络控制系统Web服务器实现。系统选用主流的ARM微处理器LPC2210作为系统主控制器,并根据需要给出了具体的硬件电路设计,包括:存储器接口电路、网络接口电路、串行通信接口电路以及信号调理电路设计。鉴于μ Clinux对ARM技术的有力支持,且μ Clinux具有内核可裁减、网络功能强大、低成本、代码开放等特点,通过对μ Clinux的裁减、配置和编译,成功地将μ Clinux移植到LPC2210中。然后完成设备驱动开发、嵌入式网络控制系统Boa服务器的构建及系统应用开发。 该嵌入式网络控制系统融合监控网与信息网,实现了远程分布式测控和通讯。系统稳定性高、实时性好、性价比高,具有广泛的应用价值,适用于工业、交通、电力、能源等众多控制领域。
上传时间: 2013-06-13
上传用户:牛津鞋
现代社会中相控阵雷达的应用越来越广泛,相控阵雷达在目标识别、空间探测、雷达成像等先进技术领域的研究不断深入。相控阵雷达的各个部分开始采用全数字化的控制方式,这对波束控制器提出了更高的技术要求:运算速度快、设备量少、数据吞吐量大、工作方式多、集成度高。为适应这些要求,结合嵌入式技术的发展,论文先介绍了相控阵雷达波控系统的基本功能和发展趋势,然后阐述了波束控制系统的实现方法,接着提出基于嵌入式ARM(Advanced RISC Machines)的雷达波束控制主控系统的详细设计方案和开发调试过程,论证了基于ARM嵌入式处理器实现雷达波束控制主控系统的运算、控制、通信等功能的可行性,最后给出了波控分系统通常采用的几种工程实现方法和其原理框图,通过软硬件相结合的设计满足雷达波控系统对组件的控制功能,完善波控系统的通用化和系列化设计思想。
上传时间: 2013-04-24
上传用户:KIM66
在钢铁制造工业中,高温熔化状态钢水中的钢渣检测问题是一直以来未能很好解决的难题,钢渣是钢铁冶炼过程中的副产品,钢渣本身会直接降低铸坯质量进而影响生产出的钢材质量,另外钢渣也会破坏钢铁连铸生产连续性给钢厂效益带来负面效应。因此连铸过程中钢渣检测是一个具有较大生产实际意义的研究课题。 本文以钢包到中间包敞开式浇注过程中,保护浇注后期移除长水口后浇注过程中的钢水下渣检测为研究对象。在调研了国内外下渣检测技术与下渣检测设备的应用情况后,提出了一套将嵌入式技术与红外热像检测技术相结合的钢水下渣检测系统的解决方案,并搭建了系统的原型:硬件系统平台以红外热像探测器为系统的传感器,以ARM7嵌入式微处理器与DSP数字信号处理器为系统运算处理核心;软件系统平台包含基于在ARM7上移植的μC/OS-Ⅱ嵌入式操作系统构建的嵌入式应用程序,以及基于DSP各类支持库的嵌入式应用程序。该下渣检测系统设计方案具有非接触式检测、低成本、系统自成一体、直观显示钢水注液状态、量化钢渣含量等特点,能够协助现场工作人员检测和判断下渣,有效减少连铸过程中钢包到中间包的下渣量。 本文首先,介绍了课题研究的背景,明确了研究对象,分析了连铸过程中的钢水下渣问题,调研了现有的连铸过程中钢包到中间包的钢水下
上传时间: 2013-05-25
上传用户:断点PPpp
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
随着红外探测技术和超大规模专用集成电路的发展,实时红外成像系统得到了越来越广泛的应用。如何针对红外图像的特性对红外图像进行实时处理,得到能真实反映探测场景、适合观察分析的红外图像是目前红外成像技术的研究热点。针对红外图像在被采集后立即进行预处理,简化后级数字信号处理单元的繁重任务,在红外成像技术中具有重要意义。本论文主要工作如下: (1)对红外成像的原理、红外图像的形成过程、红外图像的特征以及红外图像与可见光图像的区别进行了阐述。 (2)简要介绍了频域中图像的增强算法,以及图像的灰度变换原理。 (3)通过对时域中各种算法的分析对比,以及时域处理与频域处理的对比,选择数种适合红外图像预处理的算法进行硬件实现,然后再根据硬件实现的难易程度和算法对硬件资源的占用率,以及最终对图像的处理效果,选择一种最佳的平滑和锐化方法。 (4)针对FPGA的特点,采用了模块化结构设计,方便构成并行运算,充分体现了实时处理的要求。 (5)分析了红外图像灰度变换的硬件构成,实现了对红外图像的直方图统计。 (6)阐述了I2C总线标准,使用I2C总线对SAA7115视频图像处理芯片的控制,对模拟的红外图像采集、量化成数字图像信号;由于采用SDRAM进行数据的存储,所以针对数据的存储及读取方式设计了SDRAM存储器的控制器,将量化后的数据存储到SDRAM存储器。 (7)详细阐述了图像频域处理的硬件实现方法,并特别说明了DFT的FPGA硬件构成方法及这种方法与DSP处理器构成方法的区别。然后针对整个系统的时序构成及时序要求,采用了PLL核构成了系统的时序部分,并对系统进行了优化,以提高运行速度及减少资源占用率。
上传时间: 2013-07-12
上传用户:顶得柱
随着红外焦平面阵列的不断发展,红外技术的应用范围将越来越广泛。焦平面面阵探测器的一个最大的缺点是固有的非均匀性。本文首先介绍了红外热成像技术的发展,讨论了红外焦平面阵列的基本原理和工作方式,分析了红外非均匀性产生的原因。其次研究了几种主要的非均匀校正方法以及焦平面阵列元的盲元检测和补偿的方法,对红外图像处理技术做了研究。 本文研究的探测器是法国ULIS公司的320×240非制冷微测辐射热计焦平面阵列探测器。主要研究对其输出信号进行非均匀性校正和图像增强。最后针对这一课题编写了基于FPGA的两点校正、两点加一点校正、全局非均匀校正算法和红外图像直方图均衡化增强程序,并对三种校正方法做了比较。
上传时间: 2013-08-03
上传用户:qq442012091
文中简单阐述了红外辐射机理,论述了红外焦平面阵列技术的发展状况。红外成像系统,尤其是红外焦平面阵列,由于探测器材料和制造工艺的原因,各像素点之间的灵敏度存在差别,甚至存在一些缺陷点,各个探测单元特征参数不完全一致,因而存在着较大的非均匀性,降低了图像的分辨率,影响了红外成像系统的有效作用距离。实时非均匀性校正是提高和改善红外图像质量的一项重要技术。 论文建立了描述其非均匀性的数学模型,分析了红外焦平面阵列非均匀性产生的原因及特点,讨论了几种常用的非均匀性校正的方法,指出了其各自的优缺点和适应场合。 根据红外探测器光谱响应的特点和基于参考源的两点温度非均匀性校正理论,采用FPGA+DSP实现红外成像系统实时非均匀性两点校正,设计完成了相应的红外焦平面阵列非均匀性校正硬件电路。对该系统中各个模块的功能及电路实现进行了详细的描述,并给出了相应的结构框图。同时给出了该图像处理器的部分软件流程图。该方法动态范围大而且处理速度快,适用于红外成像系统实时的图像处理场合。实践表明,该方案取得了较为满意的结果。
上传时间: 2013-04-24
上传用户:shinnsiaolin
随着电子技术和计算机技术的飞速发展,视频图像处理技术近年来得到极大的重视和长足的发展,其应用范围主要包括数字广播、消费类电子、视频监控、医学成像及文档影像处理等领域。当前视频图像处理主要问题是当处理的数据量很大时,处理速度慢,执行效率低。而且视频算法的软件和硬件仿真和验证的灵活性低。 本论文首先根据视频信号的处理过程和典型视频图像处理系统的构成提出了基于FPGA的视频图像处理系统总体框图;其次选择视频转换芯片SAA7113,完成视频图像采集模块的设计,主要分三步完成:1)配置视频转换芯片的工作模式,完成视频转化芯片SAA7113的初始化:2)通过分析输出数据流的格式标准,来识别奇偶场信号、场消隐信号和有效行数据的开始和结束信号三种控制信号,并根据控制信号,用Verilog硬件描述语言编程实现图像数据的采集;3)分析SRAM的读写控制时序,采用两块SRAM完成图像数据的存储。然后编写软件测试文件,在ISE Simulator仿真环境进行程序测试与运行,并分析仿真结果,验证了数据采集和存储的正确性;最后,对常用视频图像算法的MATLAB仿真,选择适当的算子,采用工具MATLAB、System Generator for DSP和ISE,利用模块构建方式,搭建视频算法平台,实现图像平滑滤波、锐化滤波算法,在Simulink中仿真并自动生成硬件描述语言和网表,对资源的消耗做简要分析。 本论文的创新点是采用新的开发环境System Generator for DSP实现视频图像算法。这种开发视频图像算法的方式灵活性强、设计周期短、验证方便、是视频图像处理发展的必然趋势。
上传时间: 2013-07-28
上传用户:lingzhichao