作为新兴的通信技术,磁感应通信能在很多特殊环境中替代电磁波通信,比如在地下、水中、海岸附近和洞穴中。信道的容量是通信系统的一个重要技术指标。首先分析了磁感应通信系统的传输功率比,通过对其路径损耗的分析,估算出了3 dB带宽,然后计算出了其信道容量。同时分析了能够影响远距离信道容量的一些关键因素。研究结果发现,线圈的半径和Q值越大,远距离的信道容量就越大。
上传时间: 2013-11-11
上传用户:181992417
使用功能强大的FPGA来实现一种DDR2 SDRAM存储器的用户接口。该用户接口是基于XILINX公司出产的DDR2 SDRAM的存储控制器,由于该公司出产的这种存储控制器具有很高的效率,使用也很广泛,可知本设计具有很大的使用前景。本设计通过采用多路高速率数据读写操作仿真验证,可知其完全可以满足时序要求,由综合结果可知其使用逻辑资源很少,运行速率很高,基本可以满足所有设计需要。
上传时间: 2013-10-14
上传用户:zxh122
U盘控制芯片CH331,CH331 是一个小容量U 盘的控制芯片,只要外加一个串行存储器芯片,就可以实现2KB 到512KB 的小容量U 盘。
上传时间: 2015-07-16
上传用户:wangdean1101
EEPROM是一种可以进行电擦写,掉电后数据不丢失的存储器。它具有功耗 低、容量大、烧写与擦除速度快等优点,并且内部嵌入算法完成对芯片的操作,简化了软件的工作量,因而在数字信号处理系统中得到了广泛的应用。在DSP系统中通常在上电或复位时从外部加载并执行用户的程序代码,这个过程叫做自举加载。现要将程序空间的代码烧写入扩展的外部EEPROM中,以实现自举加载功能。
标签: EEPROM
上传时间: 2013-12-25
上传用户:haohaoxuexi
很多嵌入式系统,特别是应用于图像处理与高速数据采集等场合的嵌入式系统,都需要高速缓存大量的数据。DDR(Double Data Rate,双数据速率)SDRAM由于其速度快、容量大,而且价格便宜,因此能够很好地满足上述场合对大量数据缓存的需求。但DDR SDRAM的接口不能直接与现今的微处理器和DSP的存储器接口相连,需要在其间插入控制器实现微处理器或DSP对存储器的控制。
标签: 嵌入式系统
上传时间: 2015-09-18
上传用户:zjf3110
一个好的计算机系统不仅要有一个足够容量的、存取速度高的、稳定可靠的主存储器,而且要能合理地分配和使用这些存储空间。当用户提出申请存储器空间时,存储管理必须根据申请者的要求,按一定的策略分析主存空间的使用情况,找出足够的空闲区域分配给申请者。
上传时间: 2013-12-28
上传用户:1079836864
各种信道容量的计算仿真,标准的基础代码,对初学者有很大帮助
上传时间: 2016-02-26
上传用户:大三三
用于制作13.5MHz的RFID卡的EEPROM存储器,存储容量2Kb
上传时间: 2013-12-10
上传用户:csgcd001
针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
上传时间: 2013-12-18
上传用户:c12228
在TMS320C5402上的 CCS及基本指令实验 存储器寻址及I/O操作实验 定时器及中断实验 FIR滤波器实验 FFT实验 波形的数据采集处理及回放实验 是做实验时配给的源程序及题目有地方被很牛的老师修改过,对初学C5402的人应该有很大帮助
上传时间: 2013-12-24
上传用户:水中浮云