判断多边形的位置关系,相邻、相切、相离,推荐使用。。。。。。。。。。。。。。。。。。。。。。。。。。。。。
标签: VC
上传时间: 2019-01-19
上传用户:DSJJ
分集中采用最大比合并可以获得最大的输出信噪比,本文对其进行详细证明。
上传时间: 2020-05-12
上传用户:leexueyi
该文档为Python中有效的字符串合并方法简介文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
标签: python
上传时间: 2021-11-11
上传用户:
该文档为如何使用Python语句快速合并多个Excel文件讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
标签: python
上传时间: 2022-04-14
上传用户:
Altium Designer 10 提供了一个强大的高集成度的板级设计发布过程,它可以验证并将您的设计和制造数据进行打包,这些操作只需一键完成,从而避免了人为交互中可能出现的错误。发布管理系统简化规范了发布您的设计项目的流程,或者更具体地说,是那些项目中定义的配置, 直观,简洁而且稳定。更重要的是,该系统可以被直接链接到您的后台版本控制系统。 新增的强大的预发布验证手段的组合 - 用以确保所有包含在发布中的设计文件都是当前的,与存储在您的版本控制系统中的相应的文件“主人”保持同步的文件,并且通过了所有特定的规则检查(ERC, DRC, 等等) – 从而您可以在更高层面上控制发布管理,并可保证卓越的发布质量。亮点 ● 提供了将设计数据管理置于设计流程核心地位的全新桌面平台● 提供了新的维度,以供器件数据的搜寻和管理,确保输出到制造厂的设计数据具有准确性和可重复性● 为设计环境提供供应链信息的智能链接,确保对元器件的使用有更好的选择● 提供了涵盖整个设计与生产生命周期的器件数据管理方案,而结构性的输出流程更是确保了输出信息的完整性R10 系列的增强功能包括:输出Output Job编辑器、内电层分割加速改善、弹出式的多边形铺铜管理器、AtmelQTouch支持、自定制的笛卡尔直角和极坐标栅格、Aldec HDL 仿真功能、实现比使用指针更多的GUI增强,以及随着Altium Designer10临近发布日前,我们将构建其中的更多酷炫功能。而且,其平台稳定性也得到了增强。新功能与过去以季节性主题(如Winter09,Summer09)来命名的方案不同,而是采用新型的平实的编号形式来为新的发布版本进行命名。最新发布的Altium Designer - Release 10 将继续保持不断插入新的功能和技术的过程,使得您可以更方便轻松地创建您的下一代电子产品设计。 Altium 的统一的设计架构以将硬件,软件和可编程硬件等等集成到一个单一的应用程序中而闻名。它可让您在一个项目内,甚或是整个团队里自由地探索和开发新的设计创意和设计思想,团队中的每个人都拥有对于整个设计过程的统一的设计视图。在软件解决方案的开发过程中,偶尔脑子里会跳出不断进化的创意,跳出的每一个创意都在它能做么,并且能给用户带来什么好处方面,带领软件的解决方案到一个更高的台阶。Release 10 的到来是对于Altium Designer的又一个进化跳跃 – 是软件及其功能上的世代性的交替和革新,如果您愿意纵向追溯,其规模DXP平台推出以来,从未见过的以单一的统一模式交付的设计经验。 此次飞跃的亮点是收集了大量令人印象深刻而广泛全面的新技术,旨在不但帮助进化您管理您的设计信息的方式,而且还帮助您自动配置发布程。AD10 与Altium Vault Server -- 来自Altium的另一解决方案 -- 提供了一个设计数据管理系统,它可以有效地识别并解决许多导致设计,发布和制造等进程缓慢的各种问题。它是一种非常具有创造性和革命性的智能数据管理系统。该数据管理解决方案的重要组成部分是一个元器件管理系统。该元器件管理系统提供了真正的生命周期追踪功能和器件检验的独立性。 Altium Designer 10 提供了一个强大的高集成度的板级设计发布过程,它可以验证并将您的设计和制造数据进行打包,这些操作只需一键完成,从而避免了人为交互中可能出现的误差。发布管理系统简化规范了发布您的设计项目的流程,或者更具体地说,是那些项目中定义的配置, 直观,简洁而且稳定。更重要的是,该系统可以被直接链接到您的后台版本控制系统。 新增的强大的预发布验证手段的组合 - 用以确保所有包含在发布中的设计文件都是当前的,与存储在您的版本控制系统中的相应的文件“主人”保持同步的文件,并且通过了所有特定的规则检查(ERC, DRC, 等等) – 从而您可以在更高层面上控制发布管理,并可保证卓越的发布质量。通过AD10,您可以利用完整的生命周期(从概念和设计,经由原型和产品,到折旧和废弃 )来开发并管理您的电子产品,关于所有这些操作的正确性您都有足够的信心。我们很高兴能带给您这些富有灵感的新技术,和很多其他新功能一起,我们开发了这个发布系统并且得到了很多正面的反应,我们相信您也会很兴奋!通过全新的安装和内容交付系统,以及Altium Subscrption 订户计划可让您访问那些酷炫的新功能,并且随时保持更新。以可选择的插件方式交付各种功能模块,您再也不需要为下一个主体(或附体)发布而等待。相反,如果您愿意,您可以通过一个内容流水线 持续不断地从Altium获得最新的技术和解决方案的更新。Altium Designer 10 – ---所有一切将从这里开始。设计数据和发布管理设计数据管理系统Altium Designer 的统一平台 – 用一个统一的数据模型来代表所设计的系统 – 已被有效地运用,而且已有效地解决了在确保不断增长的产品性能增强和革新的要求的同时,提供更高的数据完整性的问题。其结果是一个设计数据管理模式的执行,允许关于设计世界和最终负责构建实际产品的供应链这二者之间的链接进行正式的定义。统一的数据模型会将设计数据映射到供应链将实际构建的特定的产品条目(裸装配板)。有了这种模型,并且配以各种功能和技术的广泛支持,该软件可使您轻松无痛苦地,流线式地,自动地传递来自设计领域的数据到产品领域 – 以高集成度的,直观的方式一键生成数据的输出。板级实现导出到 Ansoft HFSS™Updated in Beta 4对于那些需要用到RF和几G频率数字信号的PCB设计,您现在可以直接从PCB编辑器导出您的PCB文档到一个 Ansoft Neutral文件格式,这种格式可以被直接导入并使用 Ansys' ANSOFT HFSS™ 3D Full-wave Electromagnetic Field Simulation软件来进行仿真。 Ansoft 与Altium合作提供了在PCB设计以及其电磁场分析方面的高质量协作能力。导出到 SiSoft Quantum-SI™Altium Designer 的 PCB编辑器支持保存PCB设计时同时包括详细的层栈信息以及过孔和焊盘的几何信息,并保存为CSV文件,该文件可用于 SiSoft 的 Quantum-SI 系列信号完整性分析软件工具。 SiSoft 与 Altium 合作特别为Altium Designer的用户提供了最理想的 Quantum-SI 可接受的导入格式。PCB 3D 视频为了提供对于您的PCB板的更为生动和更为有用的文档, Altium Designer 的 Release 10 提供了生成PCB 3D视频文档的功能。 从您的主管那边所看到的PCB 3D视频的内容,就是简单的一系列关于您的PCB板3维画面的快照截图,类似于关键帧。对于这一系列按顺序排列的每一个后来的画面关键帧,您都可以调整其缩放程度,平移或者旋转,调整这些所有相对之前的关键帧的设置。输出时,画面帧的顺序采用强大的多媒体发布器导出为视频格式 – 一个可配置的输出媒介被单独添加到 Release 10 以用于生成PCB 3D 视频。 其结果就是一系列画面帧按顺序平滑地内插到关键帧系列。统一的光标捕获系统Altium Designer 的 PCB编辑器已经有了很好的栅格定义系统 – 通过可视栅格,捕获栅格,元件栅格和电气栅格等等都可以帮助您有效地放置您的设计对象到PCB文档。随着Altium Designer 10 的发布,该系统已休整而且随着统一的光标捕获系统的到来达到一个新的水平。该系统汇集了三个不同的子系统,共同驱动并达到将光标捕获到最优选的坐标集:用户可定义的栅格,直角坐标和极坐标之间可按照喜好选择;捕获栅格,它可以自由地放置并提供随时可见的对于对象排列进行参考的线索;以及增强的对象捕捉点,使得放置对象的时候自动定位光标到基于对象热点的位置。按照您觉得合适的方式,使用这些功能的组合, 可确保您轻松地搞定在PCB工作区放置和排列您的对象!PCB 中类的结构在将设计从原理图转移到PCB的时候,Altium Designer中已经提供了对于高质量,稳定的类(器件类和网络类)创建功能的支持。Release 10 将这种支持提升到一个新的水平,可以在PCB文档中定义生成类的层次结构。从本质上讲,这使得您可以按照图纸层次将元件或网络类组合到从那张图纸生成的一个母类,而这个母类本身也可以是它上面的一个母类的子类,如此一路到您的设计中的顶层图纸。而顶层生成的母类(或叫特级类)从本质上来讲即是类的结构层次的源头。这些所有生成的母类都被称为结构类。结构类,不仅允许在PCB领域中对原理图文档结构进行繁衍和高级导航 ,而且也可用于逻辑查询,例如,设计规则的范围,或者设置条件进行过滤查找。设计协作喜欢进行协同PCB设计,多个设计师可以同一时间对同一电路板进行工作,然后把他们的结果合并在一起的想法? Release 10 带来了真正的PCB设计过程中的协作。通过新的协作,比较和合并面板您会了解你的PCB板当前的状态,与您的协作同伴的结果进行比较。点击面板上的命令来显示差异,然后使用差异映射图得到关于谁在板上做了些什么的整体视图。在映射图中进行点击以所放到您感兴趣的区域,然后在工作区中使用右键单击命令来保留您的更改,或拖拽其他人所做的更改到您的PCB板。甚至还有一个自动命令,可以自动集成所有的与您的板子的当前版本不相冲突的更改 ,并且带来大量来自其他设计师的布线成果。当您一切准备就绪,可以将更新保存下来,并提交回储存库。每个设计师还可以定义工作区域,确保每个人都知道其他人在哪一块工作,以及不能在哪一块工作。对于 Atmel Touch Controls 的支持随便看一下如今任何最新的电子产品,您也许会发现一个很酷的用户界面 - 如按钮,滑条和滚轮等等触摸感应控制块。为了适应您的电子产品中对这种控制块的使用,Altium Designer 10 提供了在您的PCB中创建平面电容性的传感器模式的支持,用于 Atmel® QTouch® 和QMatrix® 传感器控制器。增强的多边形铺铜管理器Altium Designer 的Release 10 中的多边形铺铜管理器 对话框提供了更强大的功能性增强,提供了关于管理您的PCB板中所有多边形铺铜的附加功能。这些附加功能包括创建新的多边形铺铜,访问对话框的相关属性和多边形铺铜删除,等等都可以在这里进行操作 --- 全面地丰富了多边形铺铜管理器对话框的内容,并将多边形铺铜管理整体功能带到新的高度!为使设计师们成功协作的重要工具,是使得设计师们能够图形化地比较他们的工作成果,然后合并以保留任何他们认为合适的更改。但对于库方面的协作呢? Altium Designer 已经提供了在某一时间更新PCB到库元件的最新版本的功能,但Release 10 包含了一个功能强大,可视化比较的工具,以协助PCB设计师在更新和改变控制流程方面的工作。
上传时间: 2022-07-22
上传用户:canderile
作者Alan Hastings具有渊博的集成电路版图设计知识和丰富的实践经验。本书以实用和权威性的观点全面论述了模拟集成电路版图设计中所涉及的各种问题及目前的最新研究成果。书中介绍了半导体器件物理与工艺、失效机理等内容;基于模拟集成电路设计所采用的3种基本工艺:标准双极工艺、CMOS硅栅工艺和BiCMOS工艺,重点探讨了无源器件的设计与匹配性问题,二极管设计,双极型晶体管和场效应晶体管的设计与应用,以及某些专门领域的内容,包括器件合并、保护环、焊盘制作、单层连接、ESD结构等;最后介绍了有关芯片版图的布局布线知识。本书可作为相关专业高年级本科生和研究生教材,对于专业版图设计人员也是一本极具价值的参考书。
上传时间: 2013-06-23
上传用户:天大地大
变电站自动化系统在我国应用发展十多年来,为保障电网安全经济运行发挥了重要作用。但目前也多少存在着二次接线复杂,自动化功能独立、堆砌,缺少集成应用和协同操作,数据缺乏有效利用等问题。这些问题大多是由变电站整体数字化水平不高、缺乏能够完备实现信息标准化和设备之间互操作的变电站通信标准造成的。 电力工业发展和市场化改革的深入对供电质量和电网安全经济运行的要求不断提高,作为输配电系统的信息源和执行终端,变电站数字化、信息化的要求越发迫切,数字化变电站成为变电站自动化系统的发展方向。电子式电流/电压互感器、智能开关等智能化一次设备的诞生使建设数字化变电站成为可能,高速、可靠和开放的通信网络以及完备的通信系统标准是数字化变电站实现的保障,特别是最新颁布的变电站通信网络与系统的国际标准-IEC 61850为建设数字化变电站提供了全面规范。本文以IEC 61850和基于IEC 61850的数字化变电站通信网络为研究对象,结合新架构的全网络化数字保护平台与试验系统研制的具体实践,展开专门研究,主要内容包括: ◇ IEC 61850的理论分析①揭示了IEC 61850与数字化变电站的内在关联。 ②总结了IEC 61850的内涵,通过分析说明IEC 61850不再是简单的通信协议,更多意味的是变电站自动化系统的功能建模方法。 ③归纳了IEC 61850的主要技术特征,包括功能分层的变电站、面向对象的信息模型、功能与通信的解耦、变电站配置语言和面向对象的数据自描述等。 ④从“类”的角度入手分析了IEC 61850信息模型,指出信息模型具备了类的共性和特性。以合并单元为例,对信息模型的属性和服务进行了具体分析。 ◇ IEC 61850的应用研究①从系统和设备两个层面总结了实践IEC 61850的一般步骤。 ②分析了采样值传输(SVC)和通用变电站事件(GSE)2类重要的通信服务。 ③研究了核心ACSI、GOOSE、SMV、GSE管理、GSSE,时间及时间同步等通信模型的特殊通信服务映射。 ④讨论了信息模型实体的构建方法,即如何让设备的实际功能、运行机制和数据能够准确和完备的实现设备对应信息模型的所有细节。IEC 61850没有对实现标准的具体方法作出规定,这给各厂商在技术实现上留出了足够的自由发挥空间。但同时我们注意到若仅在“形态”层面上实践IEC 61850,而不顾及IEC 61850的内涵和应用价值,则可能无法实现IEC 61850的预定目标或使IEC 61850的有益效果大打折扣。出于如此考虑,在提出3种可能的构建方案的基础上,经过分析从中选择出作者认为最优的方案,并给出了示例。 ◇基于IEC 61850的数字化变电站通信网络(CNDS)的研究①在分析以太网介质访问控制方法的基础上,针对标准以太网存在延时不确定的问题,总结了提高以太网实时性能的主要措施,并从中选择出适用于CNDS的措施。 ②分析了CNDS的特征,特别是与同样基于以太网的一般局域网的区别,针对CNDS在网络可靠性和安全性等方面的特殊要求,提出了应对措施和解决方案。 ③提出了过程子网和全站惟一网络2种组网方案。通过分析各自的特点与实现难度,指出过程子网目前较易实现,而全站惟一网络将凭借信息高度共享等优势成为CNDS的最终形态。阐述了VLAN、由交换机实现网络冗余等组网技术在SAS中的应用方法及IED自身通信冗余的实现方法。 ④归纳了CNDS数据流的类型和到达时间规律:建立了简单数据流模型为表征数据流、研究数据流业务特征和分析CNDS性能提供了有用工具;分析了TcP协议及其运行机制,提出了TcP应用于CNDS的优化方法。 ⑤利用OPNET网络仿真技术,建立了EMAC和TCP/IP仿真节点模型,对以太网、TCP和交换式以太网的基本特征等进行了仿真研究;依据CNDS实际承载的功能,建立了过程子网和站级网络的动态仿真模型,围绕网络延时和端到端延时等网络性能指标,对不同组网方式和应用功能下的网络性能进行了考察,得出了具有普遍适用性的结论和建议,为分析解决此类问题提供了通用方法。 ◇可接入CNDS的全网络化数字保护平台与试验系统的设计与实现①阐述了一种新架构的、能够无缝接入CNDS并具有多种运行方式的全网络化数字保护平台与试验系统的软硬设计和实现方法。提出了适用于数字保护的RTOS多任务划分方法。 ②以馈线保护测控装置为例,建立了平台的IEC 61850信息模型。以此为基础,在平台内部实现了利用SMV和GOOSE报文传输采样值和开入/开出信息,即实现了遵循IEC 61850的过程层通信,为平台接入IEC 61850系统和数字化变电站做好了准备。 ③进行了保护测量功能和过程层通信试验,验证了平台的可用性和过程层通信的可靠性,为类似设计方法在间隔层IED上的应用提供了可信依据。
上传时间: 2013-05-28
上传用户:lyy1234
Verilog 黄金参考指南是Verilog 硬件描述语言及其语法语义合并以及将它应用到硬件设计的一个简明的快速参考指南
标签: Verilog_golden
上传时间: 2013-07-02
上传用户:LCMayDay
人脸检测和定位是在图像中进行人脸检测,以及确定图像中人脸的位置、大小、个数等信息,最初作为自动人脸识别系统的定位环节被提出,近年来由于其在安全访问、智能监测、虚拟现实、基于内容的检索和新一代人机界面等领域的应用需求,作为一个独立的课题也备受研究者的重视。 论文针对人脸检测定位和识别技术在智能视频监控系统的特殊应用,进行人脸检测和定位算法研究,并将这些算法通过DSP进行实现。论文工作如下: 1.本文针对人脸检测和定位问题,提出了基于YUV色彩空间的肤色检测的改进算法,通过在YUV空间对人脸肤色的聚类分析,建立了YUV肤色模型。仿真结果表明,该模型可以有效地检测到图像中的肤色区域,为人脸的粗定位奠定了基础。 2.针对图像中肤色不一定是人脸的问题,在人脸检测时,利用肤色确定候选区域,再利用一些规则对人脸候选区域进行判别或合并。针对图像只中存在一个人脸的情况,采用改进的坐标轴投影方法进行单个人脸的检测定位;针对图像中存在多个人脸的情况,利用改进的区域标定算法进行多个人脸的检测定位,使得算法能够完成单人脸检测和多人脸的检测定位,仿真结果表明了算法的有效性。 3.论文提出了通过DSP图像处理系统实现以上算法的过程,首先在MATLAB环境研究算法,然后进行算法的DSP移植,采用了有利于DSP处理的图像存储格式和算法结构,改善了算法的实时性。实际测试结果表明了算法在DSP上实现的正确性和可行性。 基于DSP的人脸检测和定位算法的实现,对监控系统的智能化发展具有重要的实际意义。
上传时间: 2013-05-22
上传用户:sunzhp
MP3音乐是目前最为流行的音乐格式,因其音质、复杂度与压缩比的完美折中,占据着广阔的市场,不仅在互联网上广为流传,而且在便携式设备领域深受人们喜爱。本文以MPEG-1的MP3音频解码器为研究对象,在实时性、面积等约束条件下,研究MP3解码电路的设计方法,实现FPGA原型芯片,研究MP3原型芯片的验证方法。 论文的主要贡献如下: (1)使用算法融合方法合并MP3解码过程的相关步骤,以减少缓冲区存储单元的容量和访存次数。如把重排序步骤融合到反量化模块,可以减少一半的读写RAM操作;把IMDCT模块内部的三个算法步骤融合在一起进行设计,可以省去存储中间计算结果的缓存区单元。 (2)反量化、立体声处理等模块中,采用流水线设计技术,设置寄存器把较长的组合逻辑路径隔开,提高了电路的性能和可靠性;使用连续访问公共缓存技术,合理规划各计算子模块的工作时序,将数据计算的时间隐藏在访存过程中;充分利用频率线的零值区特性,有效地减少数据计算量,加快了数据处理的速度。 (3)设计了MP3硬件解码器的FPGA原型芯片。采用Verilog HDL硬件描述语言设计RTL级电路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA开发板为平台,实现MP3解码器的FPGA原型芯片。MP3硬件解码器在Stratix II EP2S180器件内的资源利用率约为5%,其中组合逻辑查找表ALUT为7189个,寄存器共有4024个,系统频率可达69.6MHz,充分满足了MP3解码过程的实时性要求。实验结果表明,MP3音频解码FPGA原型芯片可正常播放声音,解码音质良好。
上传时间: 2013-07-01
上传用户:xymbian