高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-17
上传用户:hxy200501
电子技术课程设计---多路温度采集监控系统的硬件设计
上传时间: 2013-11-22
上传用户:气温达上千万的
热电偶多路温度检测仪
上传时间: 2014-07-11
上传用户:refent
网络多路广播的例子
上传时间: 2015-02-21
上传用户:cxl274287265
数据结构多路选择算法
上传时间: 2015-03-01
上传用户:familiarsmile
基于ADEK-PC实验系统多路温度信号(0~85℃)数据测量采集系统
上传时间: 2015-03-03
上传用户:nairui21
多路移位寄存器dsasg asgagvgdafgadtgertgdafgdafgda
标签: asgagvgdafgadtgertgdafgdafgda dsasg 多路 移位寄存器
上传时间: 2015-04-04
上传用户:cc1
内附多路选择器,74系列芯片VHDL源码,加法器,FIR,比较器等大量例子,对初学VHDL语言很有好处。可用maxplus,quartus,synplicity等综合软件进行调试
上传时间: 2013-12-26
上传用户:ma1301115706
最高优先级编码器 8位相等比较器 三人表决器(三种不同的描述方式) 加法器描述 8位总线收发器:74245 (注2) 地址译码(for m68008) 多路选择器(使用select语句) LED七段译码 多路选择器(使用if-else语句) 双2-4译码器:74139 多路选择器(使用when-else语句) 二进制到BCD码转换 多路选择器 (使用case语句) 二进制到格雷码转换 双向总线(注2) 汉明纠错吗译码器 三态总线(注2) 汉明纠错吗编码器 解复用器
上传时间: 2015-04-11
上传用户:tianyi223
这是一个网络技术的电子课件!主要介绍数据通信的基础知识,包括:2.1 基本概念 2.2 信道及其特性 2.3 传输媒体 2.4 数据编码 2.5 多路复用技术 2.6 数据交换技术 2.7 差错控制技术
上传时间: 2015-04-13
上传用户:a6697238