虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

多路电压采集

  • 超级电容器储能系统电压均衡的研究.rar

    超级电容器是一种具有高能量密度的新型储能元器件,它可提供超大功率并具有超长的寿命,是一种兼备电容和电池特性的新型元件,在混合动力电动车、脉冲电源系统和应急电源等领域具有广泛的应用前景。对于大功率储能系统来说,为了满足容量和电压等级的需要,一般是由多个超级电容器串联和并联的组合方式构成。然而超级电容器在串并联使用时,单体电容器参数的分散性是制约其寿命和可靠性的主要因素。因此,为了提高储能效率,对超级电容器组合进行电压均衡管理具有十分重要的意义。 本文针对超级电容器串联使用时充电电压的均衡问题,对超级电容器组充放电均衡技术进行了研究,通过对现有均衡技术的分析和讨论,确定采用单电容均压方案,并利用DSP控制技术,设计了一个基于DSP控制的超级电容组电压均衡系统,解决超级电容器串联电压均衡问题。该系统主要由参数采集、PWM信号输出、开关网络控制等部分组成。系统以DSP为控制核心,采用了一只电解电容器作为中间电容传递能量,通过实时电压、电流及温度监测将采集到的信号,经A/D转换器后,送入DSP处理,系统根据得到的电压、电流信息判断电容的充放电状态,控制PWM信号的输出,进而驱动开关网络的切换,使能量在单体电容器之间快速传递,从而实现均压控制。最后,对该系统进行了仿真和实验研究,通过对上述数据的分析比较可以看出,采用此种方案进行均衡后,超级电容组单体的电压在充电过程中达到了较好的一致性。 本文设计的超级电容组电压均衡系统用于串联超级电容组的充放电均衡控制,既可实现静态均衡也可实现动态均衡。与其他均衡方案相比,该系统具有电压均衡速度快,均衡效果好的优点。

    标签: 超级电容器 储能系统 电压

    上传时间: 2013-04-24

    上传用户:s363994250

  • 电子式互感器数据采集系统的研究与设计.rar

    在电力系统容量日益扩大和电网电压运行等级不断提高的潮流下,传统电磁式互感器在运行中暴露出越来越多的弊端,难以满足电力系统向自动化、标准化和数字化的发展需求,电子式互感器取代传统电磁式互感器已经成为一种必然的趋势,并成为人们研究的热点。本文围绕电子式电流互感器高压侧数据采集系统进行了研究与设计。 Rogowski线圈是电流传感元件,本文总绐了Rogowski线圈的基本原理,其中包括线圈的等效电路和相量图,线圈的电磁参数计算。在理论研究的基础上,结合实际设计一款高精度PCBRogowski线圈。电容分压器是电压传感元件,文章中介绍了传感器的原理、传感器的模型结构,针对其自身结构缺陷和工作环境的电磁干扰,提出具有针对性的电磁兼容设计方法。 积分器的性能一直是影响Rogowski线圈电流传感器的精度和稳定性的重要因素之一。模拟积分器具有结构简单、响应速度快、输入动态范围大等优点;数字积分器具有性能稳定,精度高等优点。后者的优势使其成为近年来Rogowski线圈电流互感器实用化研究的一个热点问题。本文设计了一套数字积分器设计的方法,其中包括了积分算法的选择,积分输入采样率和分辨率的确定,数字积分器的通用结构,积分初值的选择方法等。 为了保证系统的运行稳定,文章中的系统只采用激光供电模式,降低数据采集系统的功耗就成了系统设计的一个重要环节。文章中介绍了一些实用的低功耗处理方法,分析了激光器的特性,光电池的特性和光电转换器件的特性,并根据这些器件的特性,改进了数据发送激光器的驱动电路,大幅度降低了系统的功耗,保证了系统在较低供电功率条件下的正常运行。 论文最后对全文工作进行总结,提出进一步需要解决的问题。

    标签: 电子式互感器 数据采集系统

    上传时间: 2013-07-10

    上传用户:zsjzc

  • 基于FPGA的高速数据采集存储系统设计.rar

    高速大容量数据采集存储技术在通信、航天、气象、雷达等多个领域中拥有着广泛应用。各领域科技与信息技术不断发展,对数据的采集和传输速率要求越来越高,对数据存储的速度和容量要求也越来越高。高速数据存储主要包括存储介质选取、存储器控制、数据存储和总线应用等,如何实时、高速、连续大量地采集存储数据是一个关键性问题。 本文设计了一种基于FPGA控制的高速数据采集存储系统。该系统选用符合ATA-6规范的IDE硬盘作为数据存储介质,采用RAID0配置的磁盘阵列形式,并配合板载的128MB内存实现对数据的高速大容量稳定存储。 该磁盘阵列同时管理五个IDE硬盘,平均数据流达到250MB/s,峰值传输速率达到500MB/s,也可以扩展更多硬盘构成大容量的磁盘阵列。系统采用PCI-9054桥芯片与计算机连接,可同时存储四路AD数据,可以通过人机交互界面实时监控数据采集情况,在计算机上实现整个磁盘阵列的实时控制。

    标签: FPGA 高速数据 采集

    上传时间: 2013-06-14

    上传用户:2404

  • 基于FPGA的数据采集与处理技术的研究.rar

    目前,数字信号处理广泛应用于通信、雷达、声纳、语音与图像处理等领域,信号处理算法理论己趋于成熟,但其具体硬件实现方法却值得探讨。FPGA是近年来广泛应用的超大规模、超高速的可编程逻辑器件,由于其具有高集成度、高速、可编程等优点,大大推动了数字系统设计的单片化、自动化,缩短了单片数字系统的设计周期、提高了设计的灵活性和可靠性,在超高速信号处理和实时测控方面有非常广泛的应用。本文对FPGA的数据采集与处理技术进行研究,基于FPGA在数据采样控制和信号处理方面的高性能和单片系统发展的新热点,把FPGA作为整个数据采集与处理系统的控制核心。主要研究内容如下: FPGA的单片系统研究。针对数据采集与处理,对FPGA进行选型,设计了基于FPGA的单片系统的结构。把整个控制系统分为三个部分:多通道采样控制模块,数据处理模块,存储控制模块。 多通道采样控制模块的设计。利用4片AD7506和一片AD7862对64路模拟量进行周期采样,分别设计了通道选择控制模块和A/D转换控制模块,并进行了仿真,完成了基于FPGA的多通道采样控制。 数据处理模块的设计。FFT算法在数字信号处理中占有重要的地位,因此本文研究了FFT的硬件实现结构,提出了用FPGA实现FFT的一种设计思想,给出了总体实现框图。分别设计了旋转因子复数乘法器,碟形运算单元,存储器,控制器,并分别进行了仿真。重点设计实现了FFT算法中的蝶形处理单元,采用了一种高效乘法器算法设计实现了蝶形处理单元中的旋转因子乘法器,从而提高了蝶形处理器的运算速度,降低了运算复杂度。理论分析和仿真结果表明,状态机控制器成功地对各个模块进行了有序、协调的控制。 存储控制模块的设计。利用闪存芯片K9K1G08UOA对采集处理后的数据进行存储,设计了FPGA与闪存的硬件连接,设计了存储控制模块。 本文对FFT算法的硬件实现进行了研究,结合单片系统的特点,把整个系统分为多通道采样控制模块,数据处理模块,存储控制模块进行设计和仿真。设计采用VHDL编写程序的源代码。仿真测试结果表明,此FPGA单片系统可完成对实时信号的高速采集与处理。

    标签: FPGA 数据采集 处理技术

    上传时间: 2013-04-24

    上传用户:362279997

  • 基于AT89C2051单片机的智能电压数据采集系统

    分,5'1Zk硬件和软件的角度介绍了智能电压数据采集装置各部分的原理、功能,给出了串行通讯的程序流程图及部分程序。经调试证明,该程序简单、可靠,具有较高的应用价值。

    标签: C2051 2051 89C AT

    上传时间: 2013-07-07

    上传用户:凌云御清风

  • 基于ARM_Linux的无线数据采集系统

    微处理器技术、传感器技术和无线通信技术的进步,推动了无线数据采集系统的产生和发展。数据采集技术广泛应用于雷达、通信、遥感遥测等领域。在各种信息的获取中,对高速数据采集的需求非常广泛。随着测控技术的发展,对数据采集系统的智能化和网络化水平也提出了更高的要求。并且由于通讯网络的飞速发展,移动通信与实际应用的结合使得各种基于GPRS网络的无线数据传输系统成为当前远距离无线通讯领域最为广泛的应用。本课题将广泛应用的嵌入式控制器引入到数据采集系统设计中,并结合GPRS优秀的网络特性,实现了一个低功耗、智能化、网络化、软硬件可根据具体测量任务适当裁减的无线高速数据采集平台。 本设计采用32位ARM处理器S3C2410为核心器件,配以FPGA+DDRSDRAM高速数据采集模块,GPRS数据通信模块,在Linux嵌入式操作系统和应用软件的支持下,实现了数字化高速采集,数字化无线数据网络传输的现场数据采集系统。该平台采集的现场数据主要为各种传感器输出的电压模拟量。前端数据采集模块的FPGA控制高速AD转换器将输入的模拟量信号采集后,存储在由DDRSDRAM构成的大容量缓存中,再经过嵌入式系统中的微控制器进行各种处理,然后将处理结果保存在ARM系统的SDRAM内存,最后通过在ARM系统模块扩展的GPRS模块,将采集到的数据通过GPRS网络发送出去。 IAnux由于其代码开放性以及强大的网络功能等特点,在许多的嵌入式网络设备中有着广泛应用,与其他的嵌入式操作系统相比,具有着更多的优势。因此本课题将其作为硬件平台的操作系统。基于ARM的嵌入式数据采集与处理系统结构清晰、通用性好、可扩展性强,可为各种嵌入式应用提供一套完整的硬、软件解决方案,在工业测量与控制领域具有较为广阔的应用前景。

    标签: ARM_Linux 无线数据 采集系统

    上传时间: 2013-04-24

    上传用户:xlcky

  • WCDMA多用户检测算法的研究和下行链路解复用技术的FPGA实现

    本文首先在介绍多用户检测技术的原理以及系统模型的基础上,对比分析了几种多用户检测算法的性能,给出了算法选择的依据。为了同时克服多址干扰和多径干扰,给出了融合多用户检测与分集合并技术的接收机结构。 接着,针对WCDMA反向链路信道结构,介绍了扩频使用的OVSF码和扰码,分析了扰码的延时自相关特性和互相关特性,指出了存在多址干扰和多径干扰的根源。在此基础上,给出了解相关检测器的数学公式推导和结构框图,并仿真研究了用户数、扩频比、信道估计精度等参数对系统性能的影响。 常规的干扰抵消是基于chip级上的抵消,需要对用户信号重构,因此具有较高的复杂度。在解相关检测器的基础上,衍生出符号级上的干扰抵消。通过仿真,给出了算法中涉及的干扰抑制控制权值、干扰抵消级数等参数的最佳取值,并进行了算法性能比较。仿真结果验证了该算法的有效性。 最后,介绍了WCDMA系统移动台解复用技术的硬件实现,在FPGA平台上分别实现了与基站和安捷伦8960仪表的互联互通。

    标签: WCDMA FPGA 多用户检测 下行链路

    上传时间: 2013-07-29

    上传用户:jiangxin1234

  • 基于ARM与FPGA的高速数据采集技术研究

    本文研究基于ARM与FPGA的高速数据采集系统技术。论文完成了ARM+FPGA结构的共享存储器结构设计,实现了ARMLinux系统的软件设计,包括触摸屏控制、LCD显示、正弦插值算法设计以及各种显示算法设计等。同时进行了信号的高速采集和处理的实际测试,对实验测试数据进行了分析。 论文分别从软件和硬件两方面入手,阐述了基于ARM处理器和FPGA芯片的高速数据采集的硬件系统设计方法,以及基于ARMLinux操作系统的设备驱动程序设计和应用程序设计。 硬件方面,在FPGA平台上,我们首先利用乒乓操作的方式将一路高速数据信号转换成频率为原来频率1/4的4路低速数据信号,再将这四路数据分别存储到4个FIFO中,然后再对这4个FIFO中的数据拼接并存储在FPGA片上的双端口双时钟RAM中,最后将FPGA的双端口双时钟RAM挂载到ARM系统的总线上,实现了ARM和FPGA共享存储器的系统结构,使ARM处理器可以直接读取这个双端口双时钟的RAM中的数据,从而大大提高了数据采集与处理的效率。在采样频率控制电路设计方面,我们通过使FIFO的数据存储时钟降低为标准状态下的1/n实现数据采集频率降为标准状态的1/n,从而实现了由FPGA控制的可变频率的数据采集系统。 软件方面,为了更有效地管理和拓展系统功能,我们移植了ARMLinux操作系统,并在S3C2410平台上设计实现了基于Linux操作系统的触摸屏驱动程序设计、LCD驱动程序移植、自定义的FPGA模块驱动程序设计、LCD显示程序设计、多线程的应用程序设计。应用程序能够控制FPGA数据采集系统工作。 在前端采样频率为125MHz情况下,系统可以正常工作。能够实现对频率在5MHz以下的信号波形的直接显示;对5MHz至40MHz的信号,使用正弦插值算法进行处理,显示效果良好。同时这种硬件结构可扩展性强,可以在此基础上实现8路甚至16路缓冲的系统结构,可以使系统支持更高的采样频率。

    标签: FPGA ARM 高速数据 采集

    上传时间: 2013-07-04

    上传用户:林鱼2016

  • 基于FPGA的数据采集与处理技术的研究

    目前,数字信号处理广泛应用于通信、雷达、声纳、语音与图像处理等领域,信号处理算法理论己趋于成熟,但其具体硬件实现方法却值得探讨。FPGA是近年来广泛应用的超大规模、超高速的可编程逻辑器件,由于其具有高集成度、高速、可编程等优点,大大推动了数字系统设计的单片化、自动化,缩短了单片数字系统的设计周期、提高了设计的灵活性和可靠性,在超高速信号处理和实时测控方面有非常广泛的应用。本文对FPGA的数据采集与处理技术进行研究,基于FPGA在数据采样控制和信号处理方面的高性能和单片系统发展的新热点,把FPGA作为整个数据采集与处理系统的控制核心。主要研究内容如下: FPGA的单片系统研究。针对数据采集与处理,对FPGA进行选型,设计了基于FPGA的单片系统的结构。把整个控制系统分为三个部分:多通道采样控制模块,数据处理模块,存储控制模块。 多通道采样控制模块的设计。利用4片AD7506和一片AD7862对64路模拟量进行周期采样,分别设计了通道选择控制模块和A/D转换控制模块,并进行了仿真,完成了基于FPGA的多通道采样控制。 数据处理模块的设计。FFT算法在数字信号处理中占有重要的地位,因此本文研究了FFT的硬件实现结构,提出了用FPGA实现FFT的一种设计思想,给出了总体实现框图。分别设计了旋转因子复数乘法器,碟形运算单元,存储器,控制器,并分别进行了仿真。重点设计实现了FFT算法中的蝶形处理单元,采用了一种高效乘法器算法设计实现了蝶形处理单元中的旋转因子乘法器,从而提高了蝶形处理器的运算速度,降低了运算复杂度。理论分析和仿真结果表明,状态机控制器成功地对各个模块进行了有序、协调的控制。 存储控制模块的设计。利用闪存芯片K9K1G08UOA对采集处理后的数据进行存储,设计了FPGA与闪存的硬件连接,设计了存储控制模块。 本文对FFT算法的硬件实现进行了研究,结合单片系统的特点,把整个系统分为多通道采样控制模块,数据处理模块,存储控制模块进行设计和仿真。设计采用VHDL编写程序的源代码。仿真测试结果表明,此FPGA单片系统可完成对实时信号的高速采集与处理。

    标签: FPGA 数据采集 处理技术

    上传时间: 2013-07-06

    上传用户:eclipse

  • 基于ARM多用户智能电能表设计

    随着城市居民住房的发展,楼房用表需求量不断增大,传统的把多个电能表挂在一起的计量方式越来越显出它的弊端;即体积大,成本高,工程造价高,不利于新型住房的集中用电管理。多用户、多功能智能电表不仅能很好地解决上述问题,还能实现很多智能化的功能。 多用户多功能智能电能表可同时计量48户居民的用电量。该电能表采用2块LPC2294控制,以完成数据的通信和采集;采用2块ARM,以减轻CUP的负担,提高系统的多功能化和智能化。相对于单用户电表,多用户电表有多达32路以上通道,采用同一系统进行分时处理,该系统采用12位A/D转换芯片AD8364,能保证数据采集的精度和速度。上位机还能实现与银联系统联网,可远程控制用户的用电。多用户、多功能电能表在灵活性、多功能化、智能化、精度等方面都有优势。

    标签: ARM 多用 智能电能表

    上传时间: 2013-04-24

    上传用户:叶山豪