虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

多路<b>开关</b>

  • 基于FPGA的MPEG-2预处理TS流复用设计及验证

      本文着重研究了多路数字节目复用器中的对多路预处理TS流复用的原理和基于FPGA的实现方法。首先论述了关于数字电视系统的一些基本概念,介绍了MPEG-2/DVB标准以及数字电视节目专用信息(PSI),并结合多路数字节目复用的基本原理提出了一套基于FPGA的设计方案。通过对复用器输入部分、复用控制逻辑和PCR校正等一系列模块的设计及仿真验证,达到了设计的要求,取得了一定的研究成果。

    标签: FPGA MPEG 预处理 TS流

    上传时间: 2013-06-09

    上传用户:bugtamor

  • 基于ARMLinuz的嵌入式粮情测控系统的研究与开发

    随着科学技术的进步,电脑互联网的普及,传统粮仓人工监控的方式正在被更加方便和高精确度的检测控制系统所替代。在单机局部检测控制的基础上,利用互联网技术将整个粮仓测控系统集成在一起,通过网页访问方式,粮仓管理人员能够更快更好地了解粮仓具体环境指标,各项温湿度,气体含量并通过控制电机等方式对环境各参数进行控制。 本文提出并设计了一套以ARM嵌入式开发板为核心的现代粮情测控系统。嵌入式粮情测控系统在传感器采集到信号,进行处理后,将数据显示在网页和嵌入式开发板液晶屏上,通过TCP/IP协议,使用IE浏览器就可以在线查看实时数据,并且可以保存和打印数据,另外还可以通过网页控制电机等设备工作。该系统硬件平台使用ARM9微处理器S3C2410,以核心板和底板的方式组成,可以采集多路模拟和数字信号;支持标准RS232接口和USB通信接口;采用液晶显示屏和触摸屏的人机交互接口,为操作人员提供了良好的监控界面;软件系统使用嵌入式Linux操作系统,通过交叉编译模式,使用C语言编写移植传感器驱动和电机控制程序,使用Boa嵌入式WEB服务器和SQLite数据库搭建远程监控系统,使用MiniGUI图形软件系统编写了终端界面程序,完成了人机交互界面的设计。 本文第一章综合介绍了课题研究背景及嵌入式粮情测控系统的设计方案。第二章概述了嵌入式粮情测控系统的设计,包括嵌入式系统的特点及其软硬件组成部分,以及系统设计中选用的各种传感器及电机驱动器等。第三章详细阐述了嵌入式粮情测控系统的实现,包括嵌入式系统软件开发流程,传感器和电机的驱动及控制程序,以及嵌入式WEB远程监控系统的设计实现。第四章介绍了MiniGUI软件界面的设计以及应用程序的设计。 论文最后对本课题的完成情况做了总结和评价,并且为本课题的发展提出了建议。

    标签: ARMLinuz 嵌入式 测控系统

    上传时间: 2013-04-24

    上传用户:龙飞艇

  • 无线呼叫器设计方案与电路资料-PCB下载站.rar

    酒吧无线呼叫系统设计,多路呼叫电路图,设计方案

    标签: PCB 无线 呼叫器

    上传时间: 2013-05-27

    上传用户:helmos

  • 基于ARMLinux嵌入式电能质量监测仪的研究与设计

    大量的电力电子装置及非线性负荷在电力系统中广泛的应用,使电能质量(Power Quality)问题日益突出。电能质量问题不仅危害电力系统本身的安全及电网的稳定运行,对系统中用户也造成严重威胁。因此,对电能质量的实时监测具有十分重要的意义。 论文首先介绍了电能质量的概念,分析了国内外电能质量监测的研究现状及开发新型电能质量监测装置的意义,同时对影响电能质量的指标参数的数字测量原理与算法进行了深入的研究。在此基础上,提出了以ARM9(s3c2410)芯片为CPU,以嵌入式Linux为软件核心的电能质量监测装置的总体设计思想。 论文建立了基于arm-1inux的嵌入式开发环境,完成了基本的硬件电路设计和软件设计。硬件设计方面,根据电力系统中数据采集和处理的实际特点,在前置测量采集模块中,采用了ADS7864芯片设计了多通道信号采样保持和快速转换电路;利用锁相环保证了多路信号的硬件同步采样;在通讯方式上,除了采用RS-232通讯方式外,还采用了以太网和USB通讯方式,从而提高了装置应用的灵活性。软件设计方面,依据装置所要实现的功能,剪裁并成功移植了嵌入式linux内核到ARM处理器中;完成了各应用程序的编制,给出了详细的程序流程图;设计了基于Qt/Embedde的人机交互界面(GUI)。 基于arm-linux嵌入式电能质量监测仪不仅数据处理功能强、人机交互性好、系统升级简单、还能进行远程监控。在此基础上可进一步开发,向微型化、高度智能化等方向发展,以满足不同场合的需求,具有较大的使用价值和广阔的应用前景。

    标签: ARMLinux 嵌入式 电能质量 监测仪

    上传时间: 2013-05-16

    上传用户:frank1234

  • 基于ARM的电网谐波检测与分析系统的研究

    随着国民经济的发展,电力电子设备得到广泛应用,使得电网中的谐波污染越来越严重,极大地危害了电力设备的安全运行。电网中的谐波成份非常复杂,因此谐波的检测分析,是消除或降低谐波污染的前提。 通过大量资料的收集、阅读及相关技术的研究,本文分析了嵌入式系统在电力系统测控中的应用优势,设计了以ARM7TDMI内核处理器LPC2214为核心的电网谐波检测分析系统。系统主要实现低压配电网三相电压、电流的谐波检测与分析,包括电量数据采集和谐波分析两个部分。详细分析了谐波检测分析系统的工作原理,明确了系统功能需求,对系统各模块进行了设计,通过多路同步采集将电网电量数据输入系统,在处理器中完成数据倒序处理和快速傅立叶变换等相关的运算处理工作,可以得到各次谐波含量。 通过文中设计的硬件同步电路,可以准确获得电网信号三相电压与电流周期,通过同步采样的方法,消除或减小因快速傅立叶变换存在的频谱泄漏和栅栏效应的误差。结合谐波检测分析的需求与FFT算法的特点,为了减小响应时间,提高运算速度,采用了实序列快速傅立叶变换对数据的整合运算,即通过一次快速傅立叶变换运算,完成各相电流与电压两组数据从时域到频域的转换,并分析得到频域幅值和时域幅值之间的线性关系,避免了傅立叶反变换运算,提高了运算速度,实现谐波的准确检测。 最后经过样机测试证明,本文设计的电网谐波检测与分析系统能够准确、可靠的实现谐波含量的检测与分析。

    标签: ARM 电网谐波 检测

    上传时间: 2013-07-10

    上传用户:zfh920401

  • 基于FPGA技术的星载高速复接器设计

    随着空间科学任务的增加,需要处理的空间科学数据量激增,要求建立一个高速的空间数据连接网络.高速复接器作为空间飞行器星上网络的关键设备,其性能对整个空间数据网络的性能起着重要影响.该文阐述了利用先入先出存储器FIFO进行异步速率调整,应用VHDL语言和可编程门阵列FPGA技术,对多个信号源数据进行数据打包、信道选通调度和多路复接的方法.设计中,用VHDL语言对高速复接器进行行为级建模,为了验证这个模型,首先使用软件进行仿真,通过编写testbench程序模拟FIFO的动作特点,对程序输入信号进行仿真,在软件逻辑仿真取得预期结果后,继续设计硬件电路,设计出的实际电路实现了将来自两个不同速率的信源数据(1394总线数据和1553B总线数据)复接成一路符合CCSDS协议的位流业务数据.在实验调试中对FPGA的输出数据进行检验,同时对设计方法进行验证.验证结果完全符合设计目标.应用硬件可编程逻辑芯片FPGA设计高速复接器,大幅度提高了数据的复接速率,可应用于未来的星载高速数据系统中,能够完成在轨系统的数据复接任务.

    标签: FPGA 星载 复接器

    上传时间: 2013-07-17

    上传用户:wfl_yy

  • 突发OFDM系统接收机同步算法设计及其FPGA实现

    目前,以互联网业务为代表的网络应用,正快速地向包括数据、语音、图像的综合宽带多媒体方向发展,构建宽带化、大容量、全业务、智能化的现代通信网络已成为大势所趋.宽带无线接入(BWA)凭借其组网快速灵活、运营维护方便及成本较低等竞争优势,迅速成为市场热点,各种微波、无线通信领域的先进手段和方法不断引入,各种宽带无线接入技术迅速涌现.由于BWA要用于非视距传输,所以必须考虑无线信道的多经效应.而OFDM技术凭借着鲁棒的对抗频率选择性衰落能力和极高频谱效率引起了学术界和工业界的高度重视.其基本思想是把调制在单载波上的高速串行数据流,分成多路低速的数据流,调制到多个正交载波上并行传输,这样在传输时,虽然整个信道是频率选择性衰落,但是各个子信道却是平坦衰落,有效对抗了多经效应,同时由于各个子载波是正交的,极大提高了频谱效率.可以预料的是,随着通信系统将向基于IPv6核心网的全IP包的传输方向发展,越来越多的通信系统将具有"突发模式"的特征.本文关注的正是突发OFDM系统接收机设计和实现.由于IEEE 802.11a无线局域网是OFDM技术第一次真正的应用于突发系统,实现了面向IP的无线宽带传输,所以基于IEEE 802.11a的突发OFDM系统有着重要的借鉴和研究价值,本文也正是围绕着这个中心而展开.本文的各章节安排如下:在第一章中主要介绍OFDM的技术原理和在宽带无线接入中的应用,同时引出本文所关注的突发OFDM接收机设计.在第二章中先介绍了相干接收和信道估计的概念,重点分析了本文所采用的WLAN信道模型和信道估计算法,然后在得到同步误差表达式的基础上,先用星座图直观的表现OFDM系统中各种同步误差的影响,再从信噪比损失的角度对符种同步误差进行分析.第三章是本文的重点之一,在本章中对基于IEEE 802.11a的各种同步算法包括帧检测和符号定时、载波同步和采样时钟同步进行仿真和比较,并针对适合FPGA实现的同步算法进行了重点的分析.第四章也是本文的重点之一,提出了整个OFDM系统平台的硬件结构和基于IEEE 802.11a的接收机FPGA设计方案,然后从整体上介绍了接收机的实现结构,并给出了接收机各个模块的具体设计,最后对整个系统调试过程和测试结果进行了分析.

    标签: OFDM FPGA 接收机

    上传时间: 2013-04-24

    上传用户:zhoujunzhen

  • 基于FPGA的数字射频存储器设计

    数字射频存储器(Digital Radio FreqlJencyr:Memory DRFM)具有对射频信号和微波信号的存储、处理及传输能力,已成为现代雷达系统的重要部件。现代雷达普遍采用了诸如脉冲压缩、相位编码等更为复杂的信号处理技术,DRFM由于具有处理这些相干波形的能力,被越来越广泛地应用于电子对抗领域作为射频频率源。目前,国内外对DRFM技术的研究还处于起步阶段,DRFM部件在采样率、采样精度及存储容量等方面,还不能满足现代雷达信号处理的要求。 本文介绍了DRFM的量化类型、基本组成及其工作原理,在现有的研究基础上提出了一种便于工程实现的设计方法,给出了基于现场可编程门阵列(Field Programmable Gate Array FPGA)实现的幅度量化DRFM设计方案。本方案的采样率为1 GHz、采样精度12位,具体实现是采用4个采样率为250 MHz的ADC并行交替等效时间采样以达到1 GHz的采样率。单通道内采用数字正交采样技术进行相干检波,用于保存信号复包络的所有信息。利用FPGA器件实现DRFM的控制器和多路采样数据缓冲器,采用硬件描述语言(Very High Speed}lardware Description Language VHDL)实现了DRFM电路的FPGA设计和功能仿真、时序分析。方案中采用了大量的低压差分信号(Low Voltage Differential Signaling LVDS)逻辑的芯片,从而大大降低了系统的功耗,提高了系统工作的可靠性。本文最后对采用的数字信号处理算法进行了仿真,仿真结果证明了设计方案的可行性。 本文提出的基于FPGA的多通道DRFM系统与基于专用FIFO存储器的DRFM相比,具有更高的性能指标和优越性。

    标签: FPGA 数字射频 存储器

    上传时间: 2013-06-01

    上传用户:lanwei

  • 基于FPGA的数字视频光纤传输系统

    随着计算机技术和通信技术的迅速发展,数字视频在信息社会中发挥着越来越重要的作用,视频传输系统已经被广泛应用于交通管理、工业监控、广播电视、银行、商场等多个领域。同时,FPGA单片规模的不断扩大,在FPGA芯片内部实现复杂的数字信号处理系统也成为现实,因此采用FPGA实现视频压缩和传输已成为一种最佳选择。 本文将视频压缩技术和光纤传输技术相结合,设计了一种基于无损压缩算法的多路数字视频光纤传输系统,系统利用时分复用和无损压缩技术,采用串行数字视频传输的方式,可在一根光纤中同时传输8路以上视频信号。系统在总体设计时,确定了基于FPGA的设计方案,采用ADI公司的AD9280和AD9708芯片实现A/D转换和D/A转换,在FPGA里实现系统的时分复用/解复用、视频数据压缩/解压缩和线路码编解码,利用光收发一体模块实现电光转换和光电转换。视频压缩采用LZW无损压缩算法,用Verilog语言设计了压缩模块和解压缩模块,利用Xilinx公司的IP核生成工具Core Generator生成FIFO来缓存压缩/解压缩单元的输入输出数据,光纤线路码采用CIMT码,设计了编解码模块,解码过程中,利用数字锁相环来实现发射与接收的帧同步,在ISE8.2和Modelsim仿真环境下对FPGA模块进行了功能仿真和时序仿真,并在Spartan-3E开发板和视频扩展板上完成了系统的硬件调试与验证工作,实验证明,系统工作稳定,图像清晰,实时传输效果好,可用于交通、安防、工业监控等多个领域。 本文将视频压缩和线路码编解码在FPGA里实现,利用FPGA的并行处理优势,大大提高了系统的处理速度,使系统具有集成度高、灵活性强、调试方便、抗干扰能力强、易于升级等特点。

    标签: FPGA 数字视频 光纤传输系统

    上传时间: 2013-04-24

    上传用户:gzming

  • 基于FPGA的视频图像画面分割器

    视频监控一直是人们关注的应用技术热点之一,它以其直观、方便、信息内容丰富而被广泛用于在电视台、银行、商场等场合。在视频图像监控系统中,经常需要对多路视频信号进行实时监控,如果每一路视频信号都占用一个监视器屏幕,则会大大增加系统成本。视频图像画面分割器主要功能是完成多路视频信号合成一路在监视器显示,是视频监控系统的核心部分。 传统的基于分立数字逻辑电路甚至DSP芯片设计的画面分割器的体积较大且成本较高。为此,本文介绍了一种基于FPGA技术的视频图像画面分割器的设计与实现。 本文对视频图像画面分割技术进行了分析,完成了基于ITU-RBT.656视频数据格式的画面分割方法设计;系统采用Xilinx公司的FPGA作为核心控制器,设计了视频图像画面分割器的硬件电路,该电路在FPGA中,将数字电路集成在一起,电路结构简洁,具有较好的稳定性和灵活性;在硬件电路平台基础上,以四路视频图像分割为例,完成了I2C总线接口模块,异步FIFO模块,有效视频图像数据提取模块,图像存储控制模块和图像合成模块的设计,首先,由摄像头采集四路模拟视频信号,经视频解码芯片转换为数字视频图像信号后送入异步FIFO缓冲。然后,根据画面分割需要进行视频图像数据抽取,并将抽取的视频图像数据按照一定的规则存储到图像存储器。最后,按照数字视频图像的数据格式,将四路视频图像合成一路编码输出,实现了四路视频图像分割的功能。从而验证了电路设计和分割方法的正确性。 本文通过由FPGA实现多路视频图像的采集、存储和合成等逻辑控制功能,I2C总线对两片视频解码器进行动态配置等方法,实现四路视频图像的轮流采集、存储和图像的合成,提高了系统集成度,并可根据系统需要修改设计和进一步扩展功能,同时提高了系统的灵活性。

    标签: FPGA 视频图像 画面分割器

    上传时间: 2013-04-24

    上传用户:啦啦啦啦啦啦啦