虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

基本结构

  • 无位置传感器无刷直流电动机控制系统的设计.rar

    无刷直流电动机利用电子换相器代替了直流电动机的机械电刷和换向器,不但具有直流电机的调速性能,而且体积小、效率高,在许多领域已得到了广泛应用。采用无位置传感器控制技术,不但可以克服有位置传感器的诸多弊端,而且还进一步拓展了无刷直流电动机的应用领域。近些年来,无位置传感器无刷直流电动机控制技术成为大家研究的热点之一。 本课题紧扣研究热点,以方波无刷直流电动机为控制对象,设计了一套无位置传感器无刷直流电动机控制系统。该系统采用TMS320LF2407ADSP芯片作为控制核心,运用反电动势过零点检测原理和预定位与升频升压相结合的启动方法,实现无位置传感器无刷直流电动机的控制。为了提高系统的调速性能,控制方法采用了转速、电流双闭环控制。 首先,本文研究了无刷直流电动机的基本结构、性能、工作原理及数学模型,利用数学模型在Matlab/Simulink环境中建立无刷直流电动机的仿真模型。接着,给出了系统总体的设计方案,对控制系统设计中的几个关键技术--反电动势过零点及其相位补偿原理、启动、单神经元PID转速控制器以及PWM产生电路进行了深入的研究。 然后,根据控制系统总体方案和系统功能要求,进行软硬件设计。在硬件设计中,主要进行了DSP最小系统、电流和转子位置检测电路、IR2130驱动电路等方面电路的设计。在软件设计中,主要设计出了主程序和A/D中断程序。其中,主程序包括DSP系统设置、变量初始化、电机正反转选择、电机启动、速度计算及显示等方面程序;A/D中断程序包括反电动势计算、换相时刻计算、电流转速调节子程序等方面程序。 最后,经实验结果表明,电机启动快速、稳定,具有较宽的调速范围。同时,该系统还具有结构简单、可靠性高等特点,具有广泛的应用前景。

    标签: 无位置传感器 控制系统 无刷直流电动机

    上传时间: 2013-07-08

    上传用户:LIKE

  • 基于BOOST变换器的高功率因数软开关电源的研究.rar

    随着电力电子技术的发展,对大功率、高性能的开关电源要求也越来越高。功率因数校正(PFC)技术是当前电力电子技术研究的热点问题。大多数电力电子装置通过整流器与电网接口,而传统的二极管或晶闸管整流装置会产生大量的谐波电流,对电网造成污染。许多国家和国际组织相继制定了一系列限制用电设备谐波的标准。有源功率因数校正技术能够有效的消除整流装置的谐波,因此具有广泛的应用前景。 本文首先分析了开关电源的发展现状及发展要求,详细地阐述了开关电源的基本构成和基本组态。然后研究了ZVT-Boost软开关PFC电路的基本结构、基本工作原理及软开关实现原理,在此基础上确定了主电路结构,并制定了控制系统方案。 鉴于功率要求,本文采用两级PFC电路。因此对常见的DC-DC变换器的拓扑结构、原理特性进行分析。并针对各自的变换器建立了简化模型,基于所建立的模型分析了变换器的特性,列出各变换器的优缺点及在设计开关电源时的选用原则。最后,对所设计的系统进行了仿真分析。 本文根据用户的要求研究设计了一种大功率高性能开关电源。该开关电源分为前级和后级,前级为采用BOOST结构的单相有源功率因数校正电路,后级为采用移相控制软开关技术的全桥变换器。最后研制出了实验样机,并给出了实验样机的功率因数校正电路和移相全桥软开关变换电路的实验波形。

    标签: BOOST 变换器 高功率因数

    上传时间: 2013-04-24

    上传用户:朗朗乾坤

  • 统一潮流控制器UPFC的模型与仿真研究.rar

    统一潮流控制器(UPFC)作为一种典型的FACTS装置,综合了FACTS元件的多种灵活控制手段,能同时或选择地控制线路的基本参数(电压、阻抗、相角),也可交替地控制线路上的有功和无功潮流,还可独立地提供可控的并联无功补偿。因此UPFC被认为是最有创造性,功能最强大的FACTS元件。 首先,本文详细分析了统一潮流控制器的基本结构和工作原理。采用开关函数法建立了电压源型变流器的数学模型,并推导了统一潮流控制器在abc三相坐标系和dq旋转坐标系下的数学模型,该模型考虑到直流环节电容储能的动态变化过程,从而使其更适合于系统的动态特性分析。本文讨论的UPFC控制采用基于两相旋转坐标系下的非线性解耦控制方案,在UPFC的精确模型下具有可快速跟踪给定值的优点,且在dq坐标系下可以实现有功和无功功率的独立控制;在电容电压PI调节中加入电流反馈,使其更接近真实值。 其次,本论文在分析UPFC数学模型的基础上建立了UPFC在MATLAB平台上的仿真模型;然后利用MATLAB建立了三相环形电力系统,将UPFC模型应用到该系统中,着重研究了UPFC对电网电能质量的影响。首先研究了UPFC对故障系统中电网功率的影响以及UPFC对提高故障系统功率稳定性的作用;同时,对UPFC能够抑制无故障系统中系统接入电网时的功率冲击进行了研究。最后,通过仿真波形研究了UPFC对电网故障中电压跌落的补偿作用以及UPFC对正常系统电压的影响,结果发现,UPFC可以保持故障中的系统电压为正弦波。

    标签: UPFC 控制器 仿真研究

    上传时间: 2013-04-24

    上传用户:1406054127

  • 基于PIC的智能异步电机软起动器的研究.rar

    为了减小异步电机在起动过程中过高电流对电网的冲击,消除传统降压起动对电器和机械设备的不利影响,提高电机的起动特性,本文基于电力电子技术对异步电机的软起动进行了较为深刻的研究。 本文介绍并设计了一种基于PIC18F4550的新型的软起动器。在功能上,除了具有一般的电压斜坡软起动和电流限流软起动功能,还增加了专门针对泵类负载的转矩闭环泵控软起动模式。这种起动方式有效的降低了水泵起动和停止时造成的水锤,并减轻了管路系统的振荡。同时,针对异步电动机软起动过程中出现的电流、电磁转矩以及转速振荡问题,分析了引起振荡的影响因素及其产生原因,采用以电流关断时刻为晶闸管触发基准来抑制振荡问题。 文章首先分析研究了异步电机的基本结构和工作原理,确定了软起动器所采用的基本原理和控制方法。分析得出为改善泵类负载起动性能所采用的转矩闭环泵控制策略以及为减小振荡所采用的关断角控制方法的可行性。 其次,本课题对传统的软起动器的改进进行了尝试。采用Microchip公司的PIC18F4550芯片为控制核心。在此基础上,详细介绍了交流采样电路、同步触发电路以及通迅接口电路等硬件电路。软件方面采用C语言和汇编语言混合编程实现模块化程序的设计,在文中较为详细地介绍了控制系统各部分软件的设计思想和实现,其中包括主程序流程、各种起动方式的控制程序等。 在文章最后给出了基于MATLAB搭建的软起动系统的仿真模型,仿真结果表明这种带泵控制功能的软起动器可以有效的减小电机起动过程中过高电流对电网的冲击,优化了电机的起动性能。

    标签: PIC 异步电机 软起动器

    上传时间: 2013-06-13

    上传用户:wang5829

  • 基于高频信号注入法的永磁同步电机无传感器控制.rar

    永磁同步电机(PMSM)因其无需励磁电流、运行效率和功率密度高,在交流调速系统中被广泛的应用,但PMSM高性能的矢量控制需要精确的转子位置和速度信号来实现磁场定向。在传统控制中,一般采用机械式传感器来检测转子位置和转速,但是机械式传感器存在诸如成本高、可靠性低、不易维护等问题,使得无速度/位置传感器控制技术成为永磁同步电机控制中的热点问题。虽然目前已有较多的研究成果,但是所采用的方法大多是基于电机基波方程的分析,一般不适用于低速甚至零速,并且对电机参数较为敏感,鲁棒性差。本文正是为了解决这个问题,而采用高频信号注入法实现转子位置估算,这种方法适合于低速甚至零速,对电机参数的变化不敏感,鲁棒性强。主要做了如下的工作: 首先详细介绍了永磁同步电机三种基本结构,在建立了旋转坐标系下永磁同步电机数学模型的基础上叙述了其矢量控制原理,分析了各种现有的永磁同步电机无速度/位置传感器控制策略;其次在永磁同步电机矢量控制的基础上详细讨论了旋转高频电压信号注入法与脉振高频电压信号注入法提取转子位置的基本原理,并在此基础上利用MATLAB/SIMULINK仿真工具建立了整个永磁同步电机无速度/位置传感器矢量控制系统的模型,进行了仿真研究,仿真结果验证了控制算法的正确性。最后利用TI公司推出的数字信号处理器DSP芯片TMS320F2812,实现了基于脉振高频信号注入法的永磁同步电机无速度/位置传感器的实验运行,实验结果验证了这种方法适合于低速运行,对电机参数的变化不敏感,鲁棒性强。

    标签: 高频信号 永磁同步电机 无传感器

    上传时间: 2013-06-06

    上传用户:Neal917

  • 汇编语言教程.rar

    一本很好的汇编语言教程,跟大家一起分享 课程介绍 第1章 预备知识  1.1 汇编语言的由来及其特点   1 机器语言   2 汇编语言   3 汇编程序   4 汇编语言的主要特点   5 汇编语言的使用领域  1.2 数据的表示和类型   1 数值数据的表示   2 非数值数据的表示   3 基本的数据类型  1.3 习题 第2章 CPU资源和存储器  2.1 寄存器组   1 寄存器组   2 通用寄存器的作用   3 专用寄存器的作用  2.2 存储器的管理模式   1 16位微机的内存管理模式   2 32位微机的内存管理模式  2.3 习题 第3章 操作数的寻址方式  3.1 立即寻址方式  3.2 寄存器寻址方式  3.3 直接寻址方式  3.4 寄存器间接寻址方式  3.5 寄存器相对寻址方式  3.6 基址加变址寻址方式  3.7 相对基址加变址寻址方式  3.8 32位地址的寻址方式  3.9 操作数寻址方式的小结  3.10 习题 第4章 标识符和表达式  4.1 标识符  4.2 简单内存变量的定义   1 内存变量定义的一般形式   2 字节变量   3 字变量   4 双字变量   5 六字节变量   6 八字节变量   7 十字节变量  4.3 调整偏移量伪指令   1 偶对齐伪指令   2 对齐伪指令   3 调整偏移量伪指令   4 偏移量计数器的值  4.4 复合内存变量的定义   1 重复说明符   2 结构类型的定义   3 联合类型的定义   4 记录类型的定义   5 数据类型的自定义  4.5 标号  4.6 内存变量和标号的属性   1 段属性操作符   2 偏移量属性操作符   3 类型属性操作符   4 长度属性操作符   5 容量属性操作符   6 强制属性操作符   7 存储单元别名操作符  4.7 表达式   1 进制伪指令   2 数值表达式   3 地址表达式  4.8 符号定义语句   1 等价语句   2 等号语句   3 符号名定义语句  4.9 习题 第5章 微机CPU的指令系统  5.1 汇编语言指令格式   1 指令格式   2 了解指令的几个方面  5.2 指令系统   1 数据传送指令   2 标志位操作指令   3 算术运算指令   4 逻辑运算指令   5 移位操作指令   6 位操作指令   7 比较运算指令   8 循环指令   9 转移指令   10 条件设置字节指令   11 字符串操作指令   12 ASCII-BCD码调整指令   13 处理器指令  5.3 习题 第6章 程序的基本结构  6.1 程序的基本组成   1 段的定义   2 段寄存器的说明语句   3 堆栈段的说明   4 源程序的结构  6.2 程序的基本结构   1 顺序结构   2 分支结构   3 循环结构  6.3 段的基本属性   1 对齐类型   2 组合类型   3 类别   4 段组  6.4 简化的段定义   1 存储模型说明伪指令   2 简化段定义伪指令   3 简化段段名的引用  6.5 源程序的辅助说明伪指令   1 模块名定义伪指令   2 页面定义伪指令   3 标题定义伪指令   4 子标题定义伪指令  6.6 习题 第7章 子程序和库  7.1 子程序的定义  7.2 子程序的调用和返回指令   1 调用指令   2 返回指令  7.3 子程序的参数传递   1 寄存器传递参数   2 存储单元传递参数   3 堆栈传递参数  7.4 寄存器的保护与恢复  7.5 子程序的完全定义   1 子程序完全定义格式   2 子程序的位距   3 子程序的语言类型   4 子程序的可见性   5 子程序的起始和结束操作   6 寄存器的保护和恢复   7 子程序的参数传递   8 子程序的原型说明   9 子程序的调用伪指令   10 局部变量的定义  7.6 子程序库   1 建立库文件命令   2 建立库文件举例   3 库文件的应用   4 库文件的好处  7.7 习题 第8章 输入输出和中断  8.1 输入输出的基本概念   1 I/O端口地址   2 I/O指令  8.2 中断   1 中断的基本概念   2 中断指令   3 中断返回指令   4 中断和子程序  8.3 中断的分类   1 键盘输入的中断功能   2 屏幕显示的中断功能   3 打印输出的中断功能   4 串行通信口的中断功能   5 鼠标的中断功能   6 目录和文件的中断功能   7 内存管理的中断功能   8 读取和设置中断向量  8.4 习题 第9章 宏  9.1 宏的定义和引用   1 宏的定义   2 宏的引用   3 宏的参数传递方式   4 宏的嵌套定义   5 宏与子程序的区别  9.2 宏参数的特殊运算符   1 连接运算符   2 字符串整体传递运算符   3 字符转义运算符   4 计算表达式运算符  9.3 与宏有关的伪指令   1 局部标号伪指令   2 取消宏定义伪指令   3 中止宏扩展伪指令  9.4 重复汇编伪指令   1 伪指令REPT   2 伪指令IRP   3 伪指令IRPC  9.5 条件汇编伪指令   1 条件汇编伪指令的功能   2 条件汇编伪指令的举例  9.6 宏的扩充   1 宏定义形式   2 重复伪指令REPEAT   3 循环伪指令WHILE   4 循环伪指令FOR   5 循环伪指令FORC   6 转移伪指令GOTO   7 宏扩充的举例   8 系统定义的宏  9.7 习题 第10章 应用程序的设计  10.1 字符串的处理程序  10.2 数据的分类统计程序  10.3 数据转换程序  10.4 文件操作程序  10.5 动态数据的编程  10.6 COM文件的编程  10.7 驻留程序  10.8 程序段前缀及其应用   1 程序段前缀的字段含义   2 程序段前缀的应用  10.9 习题 第11章 数值运算协处理器  11.1 协处理器的数据格式   1 有符号整数   2 BCD码数据   3 浮点数  11.2 协处理器的结构  11.3 协处理器的指令系统   1 操作符的命名规则   2 数据传送指令   3 数学运算指令   4 比较运算指令   5 超越函数运算指令   6 常数操作指令   7 协处理器控制指令  11.4 协处理器的编程举例  11.5 习题 第12章 汇编语言和C语言  12.1 汇编语言的嵌入  12.2 C语言程序的汇编输出  12.3 一个具体的例子  12.4 习题 附录

    标签: 汇编语言 教程

    上传时间: 2013-07-05

    上传用户:hw1688888

  • 基于FPGA的IDE固态硬盘控制器的设计与实现.rar

    固态硬盘是一种以FLASH为存储介质的新型硬盘。由于它不像传统硬盘一样以高速旋转的磁盘为存储介质,不需要浪费大量的寻道时间,因此它有着传统硬盘不可比拟的顺序和随机存储速度。同时由于固态硬盘不存在机械存储结构,因此还具有高抗震性、无工作噪音、可适应恶劣工作环境等优点。随着计算机技术的高速发展,固态硬盘技术已经成为未来存储介质技术发展的必然趋势。 本文以设计固态硬盘控制芯片IDE接口部分为项目背景,通过可编程逻辑器件FPGA,基于ATA协议并使用硬件编程语言verilog,设计了一个位于设备端的IDE控制器。该IDE控制器的主要作用在于解析主机所发送的IDE指令并控制硬盘设备进行相应的状态迁移和指令操作,从而完成硬盘设备端与主机端之间基本的状态通信以及数据通信。论文主要完成了几个方面的内容。第一:论文从固态硬盘的基本结构出发,分析了固态硬盘IDE控制器的功能性需求以及寄存器传输、PIO传输和UDMA传输三种ATA协议主要传输模式所必须遵循的时序要求,并概括了IDE控制器设计的要点和难点;第二:论文设计了IDE控制器的总体功能框架,将IDE控制器从功能上分为寄存器部分、顶层控制模块、异步FIFO模块、PIO控制模块、UDMA控制模块以及CRC校验模块六大子功能模块,并分析了各个子功能模块的基本工作原理和具体功能设计;第三:论文以设计状态机流程和主要控制信号的方式实现了各个具体子功能模块并列举了部分关键代码,同时给出了主要子功能模块的时序仿真图;最后,论文给出了基于PIO传输模式和基于UDMA传输模式的具体指令操作流程实现,并通过SAS逻辑分析仪和QuartusⅡ对IDE控制器进行了功能测试和分析,验证了本论文设计的正确性。

    标签: FPGA IDE 固态硬盘

    上传时间: 2013-07-31

    上传用户:liangrb

  • FPGA芯片关键电路设计.rar

    现场可编程门阵列(FPGA)器件是能通过对其进行编程实现具有用户规定功能的电路,特别适合集成电路的新品开发和小批量ASIC电路的生产。近几年来,FPGA的发展非常迅速,但目前国内厂商所使用的FPGA芯片主要还是从国外进口,这种状况除了给生产厂家带来很大的成本压力以外,同时也影响到国家信息产业的保密和安全问题,因此在国内自主研发FPGA便成为一种必然的趋势。 基于上述现实状况及国内市场的巨大需求,中国电子科技集团公司第58研究所近年来对FPGA进行了专项研究,本论文正是作为58所专项的一部分研究工作的总结。本文深入研究了FPGA的相关设计技术,并进行了实际的FPGA器件设计,研究工作的重点是在华润上华(CSMC)0.5μm标准CMOS工艺基础上进行具有6000有效门的FPGA的电路设计与仿真。 论文首先阐述了可编程逻辑器件的基本结构,就可编程逻辑器件的发展过程及其器件分类,对可编程只读存储器、现场可编程逻辑阵列、可编程阵列逻辑、通用逻辑阵列和复杂PLD等的基本结构特点进行了讨论。接着讨论了FPGA的基本结构与分类及它的编程技术,另外还阐述了FPGA的集成度和速率等相关问题。并根据实际指标要求确定本文研究目标FPGA的基本结构和它的编程技术,在华润上华0.5μm标准CMOS工艺的基础上,进行一款FPGA芯片的设计研究工作。进行了可编程逻辑单元的基本结构的设计,并用CMOS逻辑和NMOS传输管逻辑实现了函数发生器、快速进位链和触发器的电路设计,并对其进行了仿真,达到了预期的目标。

    标签: FPGA 芯片 电路设计

    上传时间: 2013-08-01

    上传用户:baitouyu

  • JPEG2000中小波变换的FPGA实现.rar

    JPEG 2000是为适应不断发展的图像压缩应用而出现的新的静止图像压缩标准,小波变换是JEPG 2000核心算法之一。小波变换是一种可达到时(空)域或频率域局部化的时频域或空频域分析方法,其多尺度分解特性符合人类的视觉机制,更加适用于图像信息的处理。提升小波变换是一类不采用傅立叶变换做为主要分析工具的小波变换新方法,提升小波变换的提出大大简化了小波变换的计算,使其在实时信号处理领域得到广泛的应用。通过提升的方法很容易构造一般的整数小波变换,由于图像一般用位数较低的整数表示,整数小波变换可以将为整数序列的图像矩阵映射成整数小波系数矩阵,这就大大简化了小波变换的硬件电路设计。在当今数字化和信息化时代背景下,研究具有高速硬件处理功能的可变程逻辑器件在图像压缩算法领域的应用已经成为当今研究的热点。 本文旨在探讨和研制基于FPGA的小波变换模块的可能性和方法。本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根据JPEG 2000推荐无损提升小波算法和有损提升小波算法,设计图像压缩系统的小波变换模块。主要工作如下: 第一部分介绍了传统小波分析理论和提升小波分析理论。包括连续小波时频局域性的特征,离散小波变换系数的意义,多分辨分析引出的构造小波基的系统方法和计算离散小波的快速算法等。重点放在介绍正交小波和双正交小波的构造方法,并介绍了数字图像在小波域的特点。讨论了提升小波变换的基本思想,讨论了用提升方法构造小波基以及传统小波变换的提升实现,讨论了整数小波变换。 第二部分介绍了FPGA结构及其设计流程。介绍了FPGA/CPLD器件的特征、发展趋势及FPGA/CPLD基本结构,然后重点介绍了本文用到的Xilinx公司Spartan-Ⅲ系列芯片的结构特点,以及Xilinx的FPGA开发软件ISE,最后介绍了硬件描述语言VHDL语言的特点。 最后一部分是本论文研究的主要内容,即JPEG 2000中最核心的算法-提升格式小波变换的一维变换模块设计和二维变换模块设计。一维提升小波变换模块采用两种不同的电路结构进行设计-低速低功耗的串行流水线结构和高速高功耗的并行阵列结构。同样,二维小波变换模块也采用了两种不同的电路结构进行设计-低速低功耗的折叠结构和高速高功耗的串行结构。 文章对提升小波变换的FPGA实现中的大量细节问题进行了讨论,给出了每种结构提升小波变换模块的电路原理图,并对原理图进行了仿真测试,仿真测试结果不仅表明了模块功能的正确性,而且表明不同小波模块可以满足相应领域的实际要求。

    标签: JPEG 2000 FPGA

    上传时间: 2013-06-08

    上传用户:dwzjt

  • FPGA技术在全数字化超声诊断仪中的应用研究

    数字超声诊断设备在临床诊断中应用十分广泛,研制全数字化的医疗仪器已成为趋势。尽管很多超声成像仪器设计制造中使用了数字化技术,但是我们可以说现代VLSI 和EDA 技术在其中并没有得到充分有效的应用。随着现代电子信息技术的发展,PLD 在很多与B 型超声成像或多普勒超声成像有关的领域都得到了较好的应用,例如数字通信和相控雷达领域。 在研究现代超声成像原理的基础上,我们首先介绍了常见的数字超声成像仪器的基本结构和模块功能,同时也介绍了现代FPGA 和EDA 技术。随后我们详细分析讨论了B 超中,全数字化波束合成器的关键技术和实现手段。我们设计实现了片内高速异步FIFO 以降低采样率,仿真结果表明资源使用合理且访问时间很小。正交检波方法既能给出灰度超声成像所需要的回波的幅值信息,也能给出多普勒超声成像所需要的回波的相移信息。我们设计实现了基于直接数字频率合成原理的数控振荡器,能够给出一对幅值和相位较平衡的正交信号,且在FPGA 片内实现方案简单廉价。数控振荡器输出波形的频率可动态控制且精度较高,对于随着超声在人体组织深度上的穿透衰减,导致回波中心频率下移的声学物理现象,可视作将回波接收机的中心频率同步动态变化进行补偿。 还设计实现了B 型数字超声诊断仪前端发射波束聚焦和扫描控制子系统。在单片FPGA 芯片内部设计实现了聚焦延时、脉宽和重复频率可动态控制的发射驱动脉冲产生器、线扫控制、探头激励控制、功能码存储等功能模块,功能仿真和时序分析结果表明该子系统为设计实现高速度、高精度、高集成度的全数字化超声诊断设备打下了良好的基础,将加快其研发和制造进程,为生物医学电子、医疗设备和超声诊断等方面带来新思路。

    标签: FPGA 全数字 中的应用 超声诊断仪

    上传时间: 2013-06-18

    上传用户:hfmm633