介绍了一套基于PCI 总线的软件无线电开发平台它适用于雷达无线电信号信息 测试和测量等领域该文探讨了开发软件无线电系统的一些实际问题并介绍了如何利用加拿大 ICS 公司的高速数字变换板来开发软件无线电系统
上传时间: 2015-04-12
上传用户:libinxny
介绍一个基于U S B 2 . 0 接口和D S P 的高速数据采集处理系统的工作原理设计及实现该高速数据 采集处理系统采用TI 公司的TMS320C6000 数字信号处理器和Cypress 公司的USB2.0 接口芯片可 以实现高速采集和实时处理有着广泛的应用前景
上传时间: 2013-11-27
上传用户:koulian
是关于对数据采集卡的基于PC104总线的读写程序,开发环境Quarters , 用VHDL语言编写。
上传时间: 2013-12-15
上传用户:李彦东
介绍了一种基于新型FPGA的高速数字下变频的实现方法 它充分利用数字下变频的优化算法以及FPGA领域的新技术去除由于数据速率过高而造成的各种瓶颈,极大地减少了计算量 和FPGA片内资源的消耗.
上传时间: 2016-01-27
上传用户:z754970244
介绍一个基于USB2.0接口和DSP的高速数据采集处理系统的工作原理、设计及实现。该高速数据采集处理系统采用TI公司TMS320C6000数字信号处理器和CYPRESS公司的USB2.0接口芯片,可以实现高速采集和实时处理,有着广泛的应用前景。
上传时间: 2016-03-13
上传用户:wyc199288
基于USB2[1].0的同步高速数据采集器的设计 原理方案及其电路图
上传时间: 2013-12-25
上传用户:onewq
单片机控制下的基于DMA的高速数据采集系统
上传时间: 2014-01-20
上传用户:qilin
PDIUSBD12 是一款带有并行总线和局部DMA传输能力的高速USB 接口器件固件设计的目标就是 使PDIUSBD12 在USB 上达到最大的传输速率外围设备例如打印机扫描仪外部的海量存储器和数码 相机都可使用PDIUSBD12 在USB 上传输数据这些设备的CPU 要忙于处理许多设备控制和数据以及图像 处理等任务PDIUSBD12 的固件设计成完全的中断驱动当CPU 处理前台任务时USB 的传输可在后台 进行这就确保了最佳的传输速率和更好的软件结构同时简化了编程和调试 后台ISR 中断服务程序和前台主程序循环之间的数据交换通过事件标志和数据缓冲区来实现例 如PDIUSBD12 的批量输出端点可使用循环的数据缓冲区当PDIUSBD12 从USB 收到一个数据包那 么就对CPU 产生一个中断请求CPU 立即响应中断在ISR中固件将数据包从PDIUSBD12 内部缓冲区 移到循环数据缓冲区并在随后清零PDIUSBD12 的内部缓冲区以使能接收新的数据包CPU 可以继续它当 前的前台任务直到完成例如打印当前页然后返回到主循环检查循环缓冲区内是否有新的数据并开始其 它的前台任务
上传时间: 2016-04-10
上传用户:13160677563
介绍了一种基于大规模FPGA及高性能DSP芯片的机载雷达信号处理嵌入式系统的设计方案及设计实现。 采用标准的VME总线及基于FPGA内嵌MGT的高速串行互连技术,具有实时性强、集成度高以及软硬件可编程易于系统 扩展及重构的特点。
上传时间: 2016-05-11
上传用户:youmo81
本课题研制了一种用于记录雷达实验数据多通道的高速数据录取系统。系统采用USB2.0 总线作为数据录取系统与计算机通信的总线,并且使用IDE 硬盘存储实验数据。本系统提供了雷达数据录取的同步触发和波门触发两种触发模式。
上传时间: 2016-05-28
上传用户:561596