基于Verilog-HDL的硬件电路的实现 9.1 简单的可编程单脉冲发生器 9.1.1 由系统功能描述时序关系 9.1.2 流程图的设计 9.1.3 系统功能描述 9.1.4 逻辑框图 9.1.5 延时模块的详细描述及仿真 9.1.6 功能模块Verilog-HDL描述的模块化方法 9.1.7 输入检测模块的详细描述及仿真 9.1.8 计数模块的详细描述 9.1.9 可编程单脉冲发生器的系统仿真 9.1.10 可编程单脉冲发生器的硬件实现 9.1.11 关于电路设计中常用的几个有关名词
标签: Verilog-HDL 9.1 功能描述
上传时间: 2015-09-16
上传用户:chfanjiang
基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器 9.2.1 LCD显示单元的工作原理 9.2.2 显示逻辑设计的思路与流程 9.2.3 LCD显示单元的硬件实现 9.2.4 可编程单脉冲数据的BCD码化 9.2.5 task的使用方法 9.2.6 for循环语句的使用方法 9.2.7 二进制数转换BCD码的硬件实现 9.2.8 可编程单脉冲发生器与显示单元的接口 9.2.9 具有LCD显示单元的可编程单脉冲发生器的硬件实现 9.2.10 编译指令-"文件包含"处理的使用方法
标签: Verilog-HDL LCD 9.2 显示单元
上传时间: 2014-06-23
上传用户:xc216
实验27-在线可调时钟实验参考程序,基于PIC16F877A
上传时间: 2015-09-16
上传用户:钓鳌牧马
我编的一个基于bnt的小程序,算bn的联合概率的,供大家参考
上传时间: 2015-09-17
上传用户:xsnjzljj
用matlab自编的基于自适应局部线形化的软件可靠性模型.效果非常良好.源程序和数据集都有,可以直接运行.
上传时间: 2015-09-23
上传用户:caiiicc
ICE目前最为流行的开源中间件组件框架, 基于GPL发布,可成为CORBA的替代品. 本文件中含盖了最新的使用说明.欢迎大家进入ICE的殿堂
上传时间: 2014-01-22
上传用户:skhlm
一个基于VB的网络信息发送器,可做毕业设计参考
上传时间: 2013-12-19
上传用户:古谷仁美
基于NSGA方法的多目标遗传算法程序,本程序为通用包,可自行修改.
上传时间: 2015-10-04
上传用户:xuanjie
基于NSGA-II方法的多目标遗传算法程序,本程序为通用包,可自行修改.
上传时间: 2015-10-04
上传用户:woshini123456
基于MOGA方法的多目标遗传算法程序,本程序为通用包,可自行修改.
上传时间: 2015-10-04
上传用户:kelimu