虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

基于双核

  • 一种基于8051核SoC引导程序的设计与实现

    引导程序的开发是系统芯片设计的重要组成部分。针对基于8051核的某控制系统芯片的具体要求,提出了一种系统芯片引导程序的设计策略。该策略思路是:当系统上电复位后,开始执行固化在系统芯片中的引导程序,并加载存储于片外串行接口Flash的用户程序到片内SRAM中;加载完成后,程序无条件跳到SRAM中执行用户程序。在分析该系统芯片组成的基础上,重点阐述了引导程序开发面临的问题、解决的思路、引导程序的具体实现及开发编译环境的配置。该方案对其它系统芯片引导程序的设计具有一定的参考价值。

    标签: 8051 SoC 引导程序

    上传时间: 2013-11-23

    上传用户:zhtzht

  • 基于多核处理器的弹载嵌入式系统设计研究

    基于实现目标探测识别以及高精度目标信息测量等复杂处理算法的目的,采用单片多核DSP TMS320C6678构成弹载高速多任务实时嵌入式处理平台,通过数据流处理模式的并行软件设计方法,将系统处理任务均衡分配到各处理器内核,以实现实时并行处理,提升弹载信息处理系统的功能和性能。开展基于多核处理器的并行软件研制、充分发挥多核处理能力将成为弹载嵌入式系统软件设计的新课题。

    标签: 多核处理器 嵌入式系统设计

    上传时间: 2013-11-23

    上传用户:璇珠官人

  • 基于arm核的RTOS

    基于arm核的RTOS

    标签: RTOS arm

    上传时间: 2013-12-21

    上传用户:himbly

  • 基于双正交小波和复小波的次同步谐振检测方法.rar

    基于双正交小波和复小波的次同步谐振检测方法.rar

    标签: 检测方法 谐振

    上传时间: 2015-04-02

    上传用户:13517191407

  • C8051f020是基于51核的业界8位单片机最高速的

    C8051f020是基于51核的业界8位单片机最高速的,指令执行速度25MIPS。这个程序包是新华龙公司提供的,需要购买900元的开发系统才会赠送此文件包,先上传。可以用keil软件打开或者去www.xhl.com.cn下载IDE软件打开工程ps---c文件直接用记事本就ok啦^_^,里面有温度传感,步进电机等等源代码,方面移植!^_^

    标签: C8051f020 8位单片机

    上传时间: 2014-02-18

    上传用户:gengxiaochao

  • 8051核的DES源代码 使用C语言写的基于51核的DES原码

    8051核的DES源代码 使用C语言写的基于51核的DES原码,变量定义使用汇编。占用了130字节RAM,比我所见到的包括汇编编写的都要快。

    标签: DES 8051 C语言 源代码

    上传时间: 2013-12-25

    上传用户:zhouchang199

  • 基于ARM核处理器的系统引导实现-基于intel IXP425 网络处理器芯片

    基于ARM核处理器的系统引导实现-基于intel IXP425 网络处理器芯片

    标签: intel ARM 425 IXP

    上传时间: 2013-12-22

    上传用户:13681659100

  • 基于ARM核的HMS7202

    基于ARM核的HMS7202,LCD控制程序,LCD为320X240,6万5千色TFT屏

    标签: 7202 ARM HMS

    上传时间: 2013-12-04

    上传用户:fanboynet

  • 基于双NIOS II 的IP无线收发机 2006年嵌入式电子大赛获奖作品

    基于双NIOS II 的IP无线收发机 2006年嵌入式电子大赛获奖作品

    标签: NIOS 2006 II 无线收发机

    上传时间: 2015-09-02

    上传用户:WMC_geophy

  • 2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA公司的 Cyclone 系列 FPGA

    2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA公司的 Cyclone 系列 FPGA 为数字平台,将微处理器、总线、数字频率合成器、存储器和 I/O 接口等硬件设备集中在一片 FPGA 上,利用直接数字频率合成技术、数字调制技术实现所要求波形的产生,用 FPGA 中的 ROM 储存 DDS 所需的波形表,充分利用片上资源,提高了系统的精确度、稳定性和抗干扰性能。使用新的数字信号处理(DSP)技术,通过在 Nios 中软件编程解决 不同的调制方式的实现和选择。系统频率实现 1Hz~20MHz 可调,步进达到了1Hz;完成了调幅、调频、二进制 PSK、二进制 ASK、二进制 FSK 调制和扫频输出的功能。

    标签: Nios Cyclone altera ALTERA

    上传时间: 2015-09-02

    上传用户:coeus