虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

均压

  • 直流稳压电源的设计

    直流稳压电源的设计文档,参数计算比较翔实,对模拟电路学习者非常好。

    标签: 直流稳压电源

    上传时间: 2013-07-15

    上传用户:1670240556

  • 基于最大均流法的DCDC变换器并联系统研究

    DC/DC变换器的并联技术是提高DC/DC变换器功率等级的有效途径,而如何实现并联模块间输出电流的平均分配是实现并联的核心技术.目前的并联均流技术多是在并联模块参数差异不大的情况下实现的,对于并联系统在并联模块参数差异较大的极限情况下的稳态和暂态性能则很少涉及.该文着重对并联系统在参数差异很大的条件下的工作情况进行了研究.首先利用基于状态空间平均法的小信号分析对最大均流法的均流原理进行了分析,并对并联系统的稳定性进行了讨论.之后针对已有的均流方案的局限性提出了一种新的具有限流功能的三环控制均流策略.为了验证所提出的方案的可行性,建立了MATLAB仿真平台,利用模块化仿真的思想进行了系统仿真,初步验证了方案的合理性.最后搭建了实际的DC/DC并联系统试验平台,对采用该方案的并联系统的稳态和暂态性能进行了全面的考察,得到了令人满意的结果,证明了具有限流功能的三环控制均流策略是切实可行的.

    标签: DCDC 均流 变换器 并联

    上传时间: 2013-04-24

    上传用户:lzm033

  • 基于ARM和DDS技术的压电陶瓷驱动电源设计

    DDS(Direct Digital Synthesis直接数字频率合成技术)是广泛应用的信号生成方法,其优点是易于程控,输出频率分辨率高,同时芯片的集成度高,适合于嵌入式系统设计。针对现有的压电陶瓷电源输出波形频率、相位等不能程控、电路集成度不高、体积和功耗较大等问题,本文以ARM作为控制电路核心,引入DDS技术产生输出的波形信号,并由集成高压运放将波形信号提高至输出级的电压和功率。 在压电陶瓷电源硬件电路中采用了模块化设计,主要分为ARM控制电路、DDS系统驱动电路和波形调理电路、高压运放电路等几个部分。电源控制电路以三星公司的S3C2440控制器为核心,以触摸屏作为人机输入界面;DDS芯片选用ADI公司的AD9851,设计了DDS系统外围驱动电路,滤波和信号调理电路,并应用了将DDS与锁相环技术相结合的杂散问题解决方案;高压运放电路由两级运放电路组成,采用了电压控制型驱动原理,放大电路的核心是PA92集成高压运放,加入了补偿电路以提高系统的响应带宽,并在电源输出设置了过电流保护和快速放电的放电回路。 电源软件部分采用WINCE嵌入式系统,根据WINCE系统驱动架构设计DDS芯片的流接口程序,编写了流接口函数和配置文件,并将流驱动程序集成入WINCE系统;编写了基于EVC的触摸屏人机界面主程序,由主程序将用户输入参数转换为DDS芯片的控制字,并采用动态加载流驱动方式将控制字送入DDS芯片实现了对其输出的控制。 对电源进行了不同典型波形输出的测试实验。在实验中,测试了DDS信号波形输出的精度和分辨率、电源动态输出精度和对信号波形的跟随性和响应性能。实验表明,压电陶瓷电源输出信号波形精度较高,对波形、频率等参数改变的响应速度快,达到电源输出稳定性要求。

    标签: ARM DDS 压电陶瓷 驱动

    上传时间: 2013-04-24

    上传用户:haoxiyizhong

  • 压电石英晶体生物传感器应用研究进展

    压电石英晶体生物传感器是利用压电石英晶体振荡频率对晶体表面质量负载和表面性状如密度、粘度、电导、介电常数等的高度敏感性与生物识别分子的高度特异性相结合发展起来的一种新型传感器。它具有灵敏度高、特异性好

    标签: 压电 石英晶体 生物传感器 应用研究

    上传时间: 2013-06-17

    上传用户:hxy200501

  • 高层住宅变频调速恒压供水系统设计

    结合一工程实例,介绍了PLC 控制的变频调速恒压供水系统的工作原理及其特点;探讨了主副泵切换的阀值流量、阀值频率;并对住宅建筑变频调速恒压供水系统存在主泵不能自动切换为副泵工作的问题,提出了引入流量控

    标签: 高层住宅 变频调速 恒压供水 系统设计

    上传时间: 2013-07-15

    上传用户:yxgi5

  • 基于ARM的压电薄膜轴的车辆动态称重系统嵌入式研究与设计

    WIM动态称重系统的研究对于保护公路的正常使用有着非常重要的经济利益和社会价值。针对我国公路WIM系统的研究现状和存在的问题,提出了新的思路、解决办法和改进措施,用以提高整个WIM系统的各项性能指标。 基于ARM的压电薄膜轴的车辆动态称重系统的嵌入式研究与设计,致力于提高WIM系统精度等各项性能指标,其采用了高新的软硬件技术,是一个比较有研究意义的课题。 本文首先从分析称重原理入手,提出了一个改进的系统整体设计方案,在该方案的前提下,通过不断地试验修改,搭建了一个基于Labview的现场模拟实验系统,为下一步研究和整个系统的实现打下了坚实的基础。本文所做的具体工作,概括起来有如下几点: 第一,简要地介绍了基于压电薄膜轴的WIM系统原理、影响因素以及课题研究的意义等; 第二,给出了系统整体设计方案,并设计了多个信号调理电路,诸如电荷放大电路,隔离电路以及滤波电路等; 第三,采用了32位的微处理器,并采用了一种比较完善的数据处理方法,提高了系统的软硬件技术,在此基础上研究设计了基于ARM-μgC/OS-Ⅱ的WIM嵌入式系统平台,完成了系统的软硬件设计、实现及操作系统移植; 最后,设计并实地进行了一个新的试验,即基于LabVIEW8.2的数据采集卡的现场模拟试验,给出了试验结果和分析。该试验方便于测量与数据采集,可得到较为精准的现场数据,为后续的数据处理打下了基础;

    标签: ARM 压电 动态称重系统 薄膜

    上传时间: 2013-07-29

    上传用户:源弋弋

  • ARM控制的伺服点焊枪的研制

    电极压力是电阻点焊的主要参数之一,电极压力的恒定性、可调性对于保证焊点的质量是非常重要的,但是,目前生产中普遍使用的气动焊枪,不具备调节电极压力的功能。本文的目的就是研制一种新型的伺服驱动的悬挂式点焊枪,该焊枪能够在焊接的过程中对电极压力进行实时的调节,从而实现复杂的焊接循环,提高焊接质量。 焊枪采用伺服电机作为动力装置,以滚珠丝杠为主要传动机构,结构简单紧凑,运动平稳灵活。压力控制系统采用32位的ARM微处理器作为核心,与采用传统的单片机相比,系统的工作频率大幅提高,硬件功能更加强大,更适合电极压力的实时控制。此外,在系统中移植了uC/OS-Ⅱ实时操作系统,并在此基础上构建了一个分层次的、多任务的、消息机制的软件系统,充分发挥了ARM的性能,提高了系统的稳定性和实时性。 利用伺服焊枪进行了焊接试验,在焊接过程中,伺服电机工作在力矩模式下,采用开环的控制方式,利用电压信号控制电极的压力和速度,通过驱动器的反馈信号检测电极的压力和位置,使用I/O口控制焊接电源。 实验结果证明,本课题研制的伺服焊枪的机械装置的精度和响应速度均能够满足焊接的需要,而且可以实现快速渐进,低速爬行,电极轻接触,快速预压等功能,有助于延长电极寿命和提高焊接效率。而且,使用伺服焊枪进行了低碳钢焊接试验,采用马鞍形的加压方式,与恒定压力条件相比,焊接中飞溅大幅减少,焊点强度和塑性增加,焊接质量有明显提高。

    标签: ARM 控制 伺服 点焊

    上传时间: 2013-04-24

    上传用户:yan2267246

  • 一种基于单片机和SA4828芯片的变频变压电源

    一种基于单片机和SA4828芯片的变频变压电源:摘要:介绍了一种三相变频变压电源的设计方法。电源采用单片机和SPWM发生器SA4828专用芯片控制,使得控制系统简单可靠,使用灵活,适用性强,具有

    标签: 4828 SA 单片机 芯片

    上传时间: 2013-07-26

    上传用户:66666

  • 基于FPGA的JPEG编解码芯片设计

    近年来,随着微电子技术的高速发展,数字图像压缩编码技术的逐渐成熟,实时图象处理在多媒体、HDTV、图像通信等领域有着越来越广泛的应用,图像压缩/解压的IC芯片也已成为多媒体技术的核心,实现这些算法芯片的研究成为信息产业的新热点.该文基于FPGA设计了JPEG图像压缩编解码芯片,通过改进算法优化结构,在合理地利用硬件资源的条件下,有效地挖掘出算法内在的并行性.在JPEG编码器设计中,改进了JEONG的DCT变换算法,采用流水线优化算法解决时间并行性问题,提高了DCT/IDCT模块的运算速度;设计了基于查找表结构的定点乘法器,便于在设计中共享乘法单元,以适应流水线设计的要求;依据Huffman编码表的规律性,采用并行查找表结构,用较少的存储单元完成Huffman编解码的运算,同时也提高了编解码速度.在JPEG解码器设计中,根据Huffman码字本身的特点和JPEG标准,设计了一种Huffman码字分组结构,基于该结构提出分组Huffman查找表及地址编码的设计方法,进而完成了新的快速Huffman解码算法及其模块设计.整个设计及其各个模块都在ALTERA公司的EDA工具QUARTUSII平台上进行了逻辑综合及功能和时序仿真.综合和仿真结果表明,基于FPGA的JPEG图像编解码芯片消耗很少的FPGA硬件资源,达到了较高的工作频率,在速度和资源利用率方面均达到了较优的状态,可满足实时JPEG图像编解码的要求.在逻辑设计的基础上,该设计可以进一步作硬件仿真和实验,将源代码烧录进FPGA芯片,作为独立器件或有自主知识产权的JPEG IP模块,应用于可视电话、手机和会议电视等低成本JPEG编解码系统的实现.

    标签: FPGA JPEG 编解码 芯片设计

    上传时间: 2013-05-31

    上传用户:yuying4000

  • 基于FPGA的信道均衡器的设计与实现

    在无线通信系统中,信号在传输过程中由于多径效应和信道带宽的有限性以及信道特性的不完善性导致不可避免地产生码间串扰(Intersymbol Interference).为了克服码间串扰所带来的信号畸变,则必须在接收端增加均衡器,以补偿信道特性,正确恢复发送序列.盲均衡器由于不需要训练序列,仅利用接收信号的统计特性就能对信道特性进行均衡,消除码间串扰,成为近年来通信领域研究的热点课题.本课题采用已经取得了很多研究成果的Bussgang类盲均衡算法,主要因为它的计算复杂度小,便于实时实现,具有较好的性能.本文探讨了以FPGA(Field Programmable Gates Array)为平台,使用Verilog HDL(Hardware Description Language)语言设计并实现基于Bussgang类型算法的盲均衡器的硬件系统.本文简要介绍了Bussgang类型盲均衡算法中的判决引导LMS(DDLMS)和常模(CMA)两种算法和FPGA设计流程.并详细阐述了基于FPGA的信道盲均衡器的设计思想、设计结构和Verilog设计实现,以及分别给出了各个模块的结构框图以及验证结果.本课题所设计和实现的信道盲均衡器,为电子设计自动化(EDA)技术做了有益的探索性尝试,对今后无线通信系统中的单芯片可编程系统(SOPC)的设计运用有着积极的借鉴意义.

    标签: FPGA 信道 均衡器

    上传时间: 2013-07-25

    上传用户:cuibaigao