虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

地源热泵

地源热泵是陆地浅层能源通过输入少量的高品位能源(如电能等)实现由低品位热能向高品位热能转移的装置。通常地源热泵消耗1kwh的能量,用户可以得到4kwh以上的热量或冷量。
  • 倒车雷达的原理图与源码

    倒车雷达的原理图与源码

    标签: 倒车雷达 原理图 源码

    上传时间: 2014-11-30

    上传用户:cx111111

  • M34559遥控器发射单元源码

    采用瑞萨MCU芯片M34559设计的遥控器的发射单元源码。

    标签: M34559 遥控器 发射 源码

    上传时间: 2014-04-06

    上传用户:fandeshun

  • pcb源博自动拼板开料系统下载

    一下就是pcb源博自动拼板开料系统下载资料介绍说明: 一、约定术语:   大板(Sheet)(也叫板料):是制造印制电路板的基板材料,也叫覆铜板,有多种规格。如:1220X1016mm。   拼板(Panel)(也叫生产板):由系统根据拼板设定的的范围(拼板最大长度、最小长度和拼板最大宽度、最小宽度)自动生成;   套板(Unit):有时是客户定单的产品尺寸(Width*Height);有时是由多个客户定单的产品尺寸组成(当客户定单的尺寸很小时即常说的连片尺寸)。一个套板由一个或多个单元(Pcs)组成;   单元(Pcs): 客户定单的产品尺寸。   套板间距(DX、DY)尺寸 :套板在拼板中排列时,两个套板之间的间隔。套板长度与长度方向之间的间隔叫DX尺寸;套板宽度与宽度方向之间的间隔叫DY尺寸。   拼板工艺边(DX、DY)尺寸(也叫工作边或夹板边):套板与拼板边缘之间的尺寸。套板长度方向与拼板边缘之间的尺寸叫DX工艺边;套板宽度方向与拼板边缘之间的尺寸叫DY工艺边。   单元数/每套:每个套板包含有多少个单元   规定套板数:在开料时规定最大拼板包含多少个套板   套板混排:在一个拼板里面,允许一部份套板横排,一部份套板竖排。 开料模式:开料后,每一种板材都有几十种开料情况,甚至多达几百种开料情况。怎样从中选出最优的方案?根据大部份PCB厂的开料经验,我们总结出了5种开料模式:1为单一拼板不混排;2为单一拼板允许混排;3、4、5开料模式都是允许二至三种拼板,但其排列的方式和计算的方法可能不同(从左上角开始向右面和下面分、从左到右、从上到下、或两者结合)在后面的拼板合并 中有开料模式示意图。其中每一种开料模式都选出一种最优的方案,所以每一种板材就显示5种开料方案。(选择的原则是:在允许的拼板种类范围内,拼板数量最少、拼板最大、拼板的种类最少。)    二、 开料方式介绍(开料方式共有四个选项):   1、单一拼板:只开一种拼板。   2、最多两种拼板:开料时最多有两种拼板。   3、允许三种拼板:开料时最多可开出三种拼板。(也叫ABC板)   4、使用详细算法:该选项主要作用:当套板尺寸很小时(如:50X20),速度会比较慢,可以采用去掉详细算法选项,速度就会比较快且利用率一般都一样。建议:如产品尺寸小于50mm时,采用套板设定(即连片开料)进行开料,或去掉使用详细算法选项进行开料。    三、 开料方法的选择   1、常规开料:主要用于产品的尺寸就是套板尺寸,或人为确定了套板尺寸   直接输入套板尺寸,确定套板间距(DX、DY)尺寸,确定拼板工艺边(DX、DY)尺寸,选择生产板材(板料)尺寸,用鼠标点击开料(cut)按钮即可开料。   2、套板设定开料(连片开料):主要用于产品尺寸较小,由系统自动选择最佳套板尺寸。   套板设定开料 可以根据套板的参数选择不同套板来开料,从而确定那一种套板最好,利用率最高。从而提高板料利用率,又方便生产。

    标签: pcb 自动 拼板

    上传时间: 2013-10-24

    上传用户:saharawalker

  • pcb源博自动拼板开料系统下载

    一下就是pcb源博自动拼板开料系统下载资料介绍说明: 一、约定术语:   大板(Sheet)(也叫板料):是制造印制电路板的基板材料,也叫覆铜板,有多种规格。如:1220X1016mm。   拼板(Panel)(也叫生产板):由系统根据拼板设定的的范围(拼板最大长度、最小长度和拼板最大宽度、最小宽度)自动生成;   套板(Unit):有时是客户定单的产品尺寸(Width*Height);有时是由多个客户定单的产品尺寸组成(当客户定单的尺寸很小时即常说的连片尺寸)。一个套板由一个或多个单元(Pcs)组成;   单元(Pcs): 客户定单的产品尺寸。   套板间距(DX、DY)尺寸 :套板在拼板中排列时,两个套板之间的间隔。套板长度与长度方向之间的间隔叫DX尺寸;套板宽度与宽度方向之间的间隔叫DY尺寸。   拼板工艺边(DX、DY)尺寸(也叫工作边或夹板边):套板与拼板边缘之间的尺寸。套板长度方向与拼板边缘之间的尺寸叫DX工艺边;套板宽度方向与拼板边缘之间的尺寸叫DY工艺边。   单元数/每套:每个套板包含有多少个单元   规定套板数:在开料时规定最大拼板包含多少个套板   套板混排:在一个拼板里面,允许一部份套板横排,一部份套板竖排。 开料模式:开料后,每一种板材都有几十种开料情况,甚至多达几百种开料情况。怎样从中选出最优的方案?根据大部份PCB厂的开料经验,我们总结出了5种开料模式:1为单一拼板不混排;2为单一拼板允许混排;3、4、5开料模式都是允许二至三种拼板,但其排列的方式和计算的方法可能不同(从左上角开始向右面和下面分、从左到右、从上到下、或两者结合)在后面的拼板合并 中有开料模式示意图。其中每一种开料模式都选出一种最优的方案,所以每一种板材就显示5种开料方案。(选择的原则是:在允许的拼板种类范围内,拼板数量最少、拼板最大、拼板的种类最少。)    二、 开料方式介绍(开料方式共有四个选项):   1、单一拼板:只开一种拼板。   2、最多两种拼板:开料时最多有两种拼板。   3、允许三种拼板:开料时最多可开出三种拼板。(也叫ABC板)   4、使用详细算法:该选项主要作用:当套板尺寸很小时(如:50X20),速度会比较慢,可以采用去掉详细算法选项,速度就会比较快且利用率一般都一样。建议:如产品尺寸小于50mm时,采用套板设定(即连片开料)进行开料,或去掉使用详细算法选项进行开料。    三、 开料方法的选择   1、常规开料:主要用于产品的尺寸就是套板尺寸,或人为确定了套板尺寸   直接输入套板尺寸,确定套板间距(DX、DY)尺寸,确定拼板工艺边(DX、DY)尺寸,选择生产板材(板料)尺寸,用鼠标点击开料(cut)按钮即可开料。   2、套板设定开料(连片开料):主要用于产品尺寸较小,由系统自动选择最佳套板尺寸。   套板设定开料 可以根据套板的参数选择不同套板来开料,从而确定那一种套板最好,利用率最高。从而提高板料利用率,又方便生产。

    标签: pcb 自动 拼板

    上传时间: 2013-11-11

    上传用户:yimoney

  • 使用Timequest约束和分析源同步电路

    04_使用Timequest约束和分析源同步电路

    标签: Timequest 同步电路

    上传时间: 2015-01-01

    上传用户:梧桐

  • FPGA DIY拨码开关实验源码下载

    FPGA_DIY拨码开关实验源码

    标签: FPGA DIY 拨码开关 实验

    上传时间: 2013-11-22

    上传用户:tfyt

  • Verilog_HDL的基本语法详解(夏宇闻版)

            Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:   系统级(system):用高级语言结构实现设计模块的外部性能的模型。   算法级(algorithm):用高级语言结构实现设计算法的模型。   RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。   门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。   开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。   一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。   Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能:   · 可描述顺序执行或并行执行的程序结构。   · 用延迟表达式或事件表达式来明确地控制过程的启动时间。   · 通过命名的事件来触发其它过程里的激活行为或停止行为。   · 提供了条件、if-else、case、循环程序结构。   · 提供了可带参数且非零延续时间的任务(task)程序结构。   · 提供了可定义新的操作符的函数结构(function)。   · 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。   · Verilog HDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能:   - 提供了完整的一套组合型原语(primitive);   - 提供了双向通路和电阻器件的原语;   - 可建立MOS器件的电荷分享和电荷衰减动态模型。   Verilog HDL的构造性语句可以精确地建立信号的模型。这是因为在Verilog HDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。   Verilog HDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习Verilog HDL并不困难,我们只要对Verilog HDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对Verilog HDL中的基本语法逐一加以介绍。

    标签: Verilog_HDL

    上传时间: 2014-12-04

    上传用户:cppersonal

  • layout中电源和地的处理

    layout中电源和地的处理

    标签: layout 电源

    上传时间: 2013-11-05

    上传用户:wangjin2945

  • FPGA+DDS实现数控信号源的设计

    该信号源可输出正弦波、方波和三角波,输出信号的频率以数控方式调节,幅度连续可调。与传统信号源相比,该信号源具有波形质量好、精度高、设计方案简洁、易于实现、便于扩展与维护的特点。

    标签: FPGA DDS 数控 信号源

    上传时间: 2013-10-17

    上传用户:asaqq

  • 信号完整性知识基础(pdf)

    现代的电子设计和芯片制造技术正在飞速发展,电子产品的复杂度、时钟和总线频率等等都呈快速上升趋势,但系统的电压却不断在减小,所有的这一切加上产品投放市场的时间要求给设计师带来了前所未有的巨大压力。要想保证产品的一次性成功就必须能预见设计中可能出现的各种问题,并及时给出合理的解决方案,对于高速的数字电路来说,最令人头大的莫过于如何确保瞬时跳变的数字信号通过较长的一段传输线,还能完整地被接收,并保证良好的电磁兼容性,这就是目前颇受关注的信号完整性(SI)问题。本章就是围绕信号完整性的问题,让大家对高速电路有个基本的认识,并介绍一些相关的基本概念。 第一章 高速数字电路概述.....................................................................................51.1 何为高速电路...............................................................................................51.2 高速带来的问题及设计流程剖析...............................................................61.3 相关的一些基本概念...................................................................................8第二章 传输线理论...............................................................................................122.1 分布式系统和集总电路.............................................................................122.2 传输线的RLCG 模型和电报方程...............................................................132.3 传输线的特征阻抗.....................................................................................142.3.1 特性阻抗的本质.................................................................................142.3.2 特征阻抗相关计算.............................................................................152.3.3 特性阻抗对信号完整性的影响.........................................................172.4 传输线电报方程及推导.............................................................................182.5 趋肤效应和集束效应.................................................................................232.6 信号的反射.................................................................................................252.6.1 反射机理和电报方程.........................................................................252.6.2 反射导致信号的失真问题.................................................................302.6.2.1 过冲和下冲.....................................................................................302.6.2.2 振荡:.............................................................................................312.6.3 反射的抑制和匹配.............................................................................342.6.3.1 串行匹配.........................................................................................352.6.3.1 并行匹配.........................................................................................362.6.3.3 差分线的匹配.................................................................................392.6.3.4 多负载的匹配.................................................................................41第三章 串扰的分析...............................................................................................423.1 串扰的基本概念.........................................................................................423.2 前向串扰和后向串扰.................................................................................433.3 后向串扰的反射.........................................................................................463.4 后向串扰的饱和.........................................................................................463.5 共模和差模电流对串扰的影响.................................................................483.6 连接器的串扰问题.....................................................................................513.7 串扰的具体计算.........................................................................................543.8 避免串扰的措施.........................................................................................57第四章 EMI 抑制....................................................................................................604.1 EMI/EMC 的基本概念..................................................................................604.2 EMI 的产生..................................................................................................614.2.1 电压瞬变.............................................................................................614.2.2 信号的回流.........................................................................................624.2.3 共模和差摸EMI ..................................................................................634.3 EMI 的控制..................................................................................................654.3.1 屏蔽.....................................................................................................654.3.1.1 电场屏蔽.........................................................................................654.3.1.2 磁场屏蔽.........................................................................................674.3.1.3 电磁场屏蔽.....................................................................................674.3.1.4 电磁屏蔽体和屏蔽效率.................................................................684.3.2 滤波.....................................................................................................714.3.2.1 去耦电容.........................................................................................714.3.2.3 磁性元件.........................................................................................734.3.3 接地.....................................................................................................744.4 PCB 设计中的EMI.......................................................................................754.4.1 传输线RLC 参数和EMI ........................................................................764.4.2 叠层设计抑制EMI ..............................................................................774.4.3 电容和接地过孔对回流的作用.........................................................784.4.4 布局和走线规则.................................................................................79第五章 电源完整性理论基础...............................................................................825.1 电源噪声的起因及危害.............................................................................825.2 电源阻抗设计.............................................................................................855.3 同步开关噪声分析.....................................................................................875.3.1 芯片内部开关噪声.............................................................................885.3.2 芯片外部开关噪声.............................................................................895.3.3 等效电感衡量SSN ..............................................................................905.4 旁路电容的特性和应用.............................................................................925.4.1 电容的频率特性.................................................................................935.4.3 电容的介质和封装影响.....................................................................955.4.3 电容并联特性及反谐振.....................................................................955.4.4 如何选择电容.....................................................................................975.4.5 电容的摆放及Layout ........................................................................99第六章 系统时序.................................................................................................1006.1 普通时序系统...........................................................................................1006.1.1 时序参数的确定...............................................................................1016.1.2 时序约束条件...................................................................................1066.2 源同步时序系统.......................................................................................1086.2.1 源同步系统的基本结构...................................................................1096.2.2 源同步时序要求...............................................................................110第七章 IBIS 模型................................................................................................1137.1 IBIS 模型的由来...................................................................................... 1137.2 IBIS 与SPICE 的比较.............................................................................. 1137.3 IBIS 模型的构成...................................................................................... 1157.4 建立IBIS 模型......................................................................................... 1187.4 使用IBIS 模型......................................................................................... 1197.5 IBIS 相关工具及链接..............................................................................120第八章 高速设计理论在实际中的运用.............................................................1228.1 叠层设计方案...........................................................................................1228.2 过孔对信号传输的影响...........................................................................1278.3 一般布局规则...........................................................................................1298.4 接地技术...................................................................................................1308.5 PCB 走线策略............................................................................................134

    标签: 信号完整性

    上传时间: 2013-11-01

    上传用户:xitai