虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

圆规针

  • FPGA开发全攻略(下册)

    FPGA开发全攻略(下册) 如何克服 FPGA I/O 引脚分配挑战 作者:Brian Jackson  产品营销经理Xilinx, Inc.  brian.jackson@xilinx.com 对于需要在 PCB 板上使用大规模 FPGA 器件的设计人员来说,I/O 引脚分配是必须面对的众多挑战之一。  由于众多原因,许多设计人员发表为大型 FPGA 器件和高级 BGA 封装确定 I/O 引脚配置或布局方案越来越困难。  但是组合运用多种智能 I/O 规划工具,能够使引脚分配过程变得更轻松。  在 PCB 上定义 FPGA 器件的 I/O 引脚布局是一项艰巨的设计挑战,即可能帮助设计快速完成,也有可能造 成设计失败。 在此过程中必须平衡 FPGA 和 PCB 两方面的要求,同时还要并行完成两者的设计。 如果仅仅针 对 PCB 或 FPGA 进行引脚布局优化,那么可能在另一方面引起设计问题。  为了解引脚分配所引起的后果,需要以可视化形式显示出 PCB 布局和 FPGA 物理器件引脚,以及内部 FPGA I/O 点和相关资源。 不幸的是,到今天为止还没有单个工具或方法能够同时满足所有这些协同设计需求。  然而,可以结合不同的技术和策略来优化引脚规划流程并积极采用 Xilinx® PinAhead 技术等新协同设计工 具来发展出一套有效的引脚分配和布局方法。 赛灵思公司在 ISE™ 软件设计套件 10.1 版中包含了 PinAhead。  赛灵思公司开发了一种规则驱动的方法。首先根据 PCB 和 FPGA 设计要求定义一套初始引脚布局,这样利 用与最终版本非常接近的引脚布局设计小组就可以尽可能早地开始各自的设计流程。 如果在设计流程的后期由 于 PCB 布线或内部 FPGA 性能问题而需要进行调整,在采用这一方法晨这些问题通常也已经局部化了,只需要 在 PCB 或 FPGA 设计中进行很小的设计修改。

    标签: FPGA开发全攻略

    上传时间: 2022-03-28

    上传用户:默默

  • 水文监测数据通信规约SL651-2014

    在水文监测系统设计与建设时,应根据采用的数据传输信道类型及其特性和项目需求,选择ASCII字符编码或HEX/BCD编码帧结构,从本规约规定的报文结构中选择适宜的报文正文,要素编码组合,确定适合于信道传输的单针报文长度。数据报文、查询命令以及设置(控制)命令报文应采用同一种编码结构,不得交叉使用

    标签: 数据通信

    上传时间: 2022-03-31

    上传用户:

  • Altera DE教学开发板中文用户手册

    感谢您使用 Altera DE教学开发板。这块板子的着眼于为在数字逻辑,计算机组织和FPGA方面的学习提供一个理想的工具。它在硬件和CAD工具上应用先进的技术为学生和专业人员展示了一个宽广的主题。该板具有多种特点,非常适合各大学课程在实验室环境下的一系列设计项目和非常复杂尖端的数字系统的开发和应用。Altera公司为DE2板提供了套支持文件,例如学习指导,现成的教学实验练习和丰富的插图说明DE2的特点DE2板是以 Cyclonell2C35FPGA为特点的672针引脚的包装。板上所有重要的部件都与板上的芯片相连,使用户能够控制板上各种的操作DE2板包括了很多开关(兼有拨动开关和按键),发光二极管和七段数码管。在更多进一步的实验中还用到了SRAM,SDRAM Fash以及16×驸字符液晶。需要进行处理器和O接口试验时,可以简单的用 Altera Niosll处理器和象RS-232和PS/2标准接口。进行涉及音频和视频的实验时,也有标准MC、line-in video-in(TV Decoder)和VGA(10-bit dac),这些特点都能够被用来制作CD质量的音频应用程序和专业的视频图象。为了能够设计更强大的项目,DE2还提供了USB20接口(包括主、从USB),10/100M自适应以太网,红外(lRDA)接口,以及SD卡接口。最后,可以通过两排扩展O口与其它用户自定义的板子相连。

    标签: altera

    上传时间: 2022-04-01

    上传用户:bluedrops

  • 可充电无线蓝牙串口通讯电压检测器采集系统

                    可充电无线蓝牙串口通讯电压检测器采集系统 MGS-V-4LED无线电压检测器是玛格森科技研发生产的基于蓝牙无线传输技术的可充电式,移动式电压检测系统。该系列电压检测器最大测量范围达0-3V或0-30V,内置3.7V锂电池,容量200mA-1000mA不等。可以便携移动,方便携带,移动。使用4位0.56’LED数码管。串口调试软件/上位机显示软件。 产品特点 ·        测量电压范围 0-3V/0-30V (二选一);·        4位LED数码管电压显示,可开启,也可关闭·        串口有线通讯,UART,TTL电平。·         串口蓝牙无线串口,最远10米; ·        供电方式多样(内置锂电池):可外接5V电源,也可内置锂电池供电。·        低功耗休眠功能:典型休眠电流20uA,功耗低,电池供电也可长时间工作.·        可带数据采集装置,蓝牙接收器及通讯软件。  ·        外观:选用通用表头外壳,可嵌入具体产品中。·        便携式,移动式,可像万用表一样移动,便携。 二、基本指标说明输入电压范围: 0.000-3.000V/0-30V分辨率1mV显示方式:4位LED 0.56’数码管/PC端显示软件显示(与电脑显示软件无线联机)供电接口:ü  MICRO 电源座,可使用安卓电源线充电ü  2针插针:可通过接插件外接电源。锂电池参数:ü  可内置锂电池电压3.7Vü  容量200mA/1000mA 不等,视需要 如需其它电压可咨询,可接受定制。有线通讯方式ü  UART  TTL 电平通讯: 可直接与单片机RXD,TXD通讯。ü  可外接UART TTL转USB线/UART TTL转RS232 通讯。(用户自配线)无线串口蓝牙通讯 ü  无线串口蓝牙设备:内置蓝牙发射器+外置接收射器(接电脑USB口)ü  通讯频率及距离:2.4GHz,10米ü  串口通讯格式:无线串口,9600,N,1通讯协议命令:可提供通讯协议命令 

    标签: 无线 蓝牙 串口通讯 电压检测器

    上传时间: 2022-04-23

    上传用户:

  • 电动汽车ChaoJi传导充电技术白皮书

    2020年3月,国家电网有限公司组织编制ChaoJi充电技术白皮书,全面阐述了ChaoJi充电系统、通信协议、连接器等技术方案、未来标准和产业规划等。日本基于同一解决方案同步编制了新一代充电标准CHAdeMO3.0。ChaoJi充电技术是基于国际三种主流直流充电系统和充电接口技术研发的面向下一代的全球统一的充电接口技术,在完全向前兼容原有系统的基础上,考虑了未来技术的发展趋势,实现了传导充电技术路线的升级。  1)解决现有问题。ChaoJi充电系统解决了现有2015版接口设计上的固有缺陷,如公差配合,IPXXB安全设计、电子锁可靠性以及PE断针和人体PE的问题。在机械安全、电气安全、电击防护、防火及热安全设计上有了大幅度的改进,提升了充电安全性和可靠性。  2)引入新的应用。ChaoJi充电系统已经率先在大功率充电中得到应用,最大充电功率可提升到900kW,解决了一直以来存在的续航里程短,充电时间长的问题;同时为慢充提供了新的解决方案,加速了小功率直流充电技术的发展。  3)适应未来发展。ChaoJi充电系统也为今后的技术升级做了充分的考虑,包括具有超大功率的适应能力、支持V2X、信息加密、安全认证等新技术应用,支持未来通信接口从CAN向以太网升级,为千安以上超大功率充电预留了升级空间。  4)兼容性好,不改变现有车桩产品。采用适配器方式解决了新车到老桩充电问题,避免了对原有设备和产业改造的难题,可以实现技术平稳升级。  5)与国际接轨,引领发展。ChaoJi充电系统在研究过程中,就充电连接器接口、控制导引电路、通讯协议、向前向后的兼容方案以及国际标准化等方面与日本、德国、荷兰等专家开展了深入的合作,进行了充分讨论与信息交换,为ChaoJi充电方案成为广泛接受的国际标准奠定了基础。  下一步,中日将携手积极营造ChaoJi充电技术的产业生态环境,联合国内外的汽车制造厂家,同步进行充电技术的升级和标准的国际化。通过国际合作,推动新一代ChaoJi充电系统纳入国际标准,使ChaoJi成为具有全球兼容性的通用标准。

    标签: 电动汽车

    上传时间: 2022-04-24

    上传用户:xsr1983

  • 基于STM32的智能盆栽远程监控浇水装置设计

    针 对 日 常 生 活 中 人 们 热 衷 于 盆 栽 种 植 但 又 因 工 作 繁 忙 而 忘 记 浇 水 导 致 盆 栽 枯 死 的 问 题 , 本 文 提出 采 用 STM32 作 为 系 统 主 控 芯 片 , 构 建 一 个 “ 手 机 APP + 现 场 传 感 器 控 制 ” 的 智 能 监 控 种 植 系 统 。 通 过 对 指 定植 物 种 植 环 境 的 温 度 、 湿 度 数 据 进 行 统 计 分 析 , 能 实 现 自 动 浇 灌 、 调 整 光 照 、 远 程 告 警 及 无 线 监 控 等 功 能 , 最 终实 现 盆 栽 智 能 种 植 , 为 盆 栽 种 植 爱 好 者 提 供 便 利 。 本 系 统 设 计 具 有 简 单 、 实 用 性 强 、 可 靠 性 高 等 特 点 。

    标签: stm32 智能盆栽 远程监控

    上传时间: 2022-04-28

    上传用户:

  • Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程

    Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Silicon Labs的CP2102芯片来实现USB转串口功能; QM_MAX10_10M02SCU169开发板板载MP2359高效率DC/DC提供CPLD芯片工作的3.3V电源; QM_MAX10_10M02SCU169开发板引出了两排50p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_MAX10_10M02SCU169开发板引出了芯片的3路按键用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的3路LED用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;

    标签: altera intel max10

    上传时间: 2022-05-11

    上传用户:

  • Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程

    Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板载MP2359高效率DC/DC提供FPGA芯片工作的3.3V电源; QM_Cyclone10_10CL006开发板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_Cyclone10_10CL006开发板引出了芯片的3路按键用于测试; QM_Cyclone10_10CL006开发板引出了芯片的2路LED用于测试; QM_Cyclone10_10CL006开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;

    标签: altera intel cyclone10

    上传时间: 2022-05-11

    上传用户:qingfengchizhu

  • Artix-7 XC7A35T-DDR3开发板资料硬件参考设计

    Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片,8MB(64Mbit)的存储容量; QM _XC7A35T板载256MB镁光的DDR3存储器,型号为MT41K128M16JT-125:K; QM _XC7A35T提供核心板芯片工作的3.3V电源,有一路3.3V的LED电源指示灯,板载高性能DC/DC芯片给FPGA 1.0V Core电压,DDR3 1.5V电压供电以及VDD_AUX的1.8V电压; QM _XC7A35T引出了两排2x32p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM _XC7A35T引出了芯片的2路按键用于测试,其中一路用于PROGROM_B信号编程按钮; QM _XC7A35T引出了芯片的3路LED灯用于测试,其中一路LED为FPGA_DONE信号指示灯; QM _XC7A35T引出了芯片的JTAG调试端口,采用单排6p、2.54mm间距的排针;

    标签: DDR3

    上传时间: 2022-05-11

    上传用户:shjgzh

  • Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程

    Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Flash芯片,8MB字节的存储容量;➢ Cyclone IV EP4CE15板载Winbond 32MB的SDRAM,型号为W9825G6KH-6;➢ Cyclone IV EP4CE15核心板板载MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V电源;➢ Cyclone IV EP4CE15核心板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等;➢ Cyclone IV EP4CE15核心板引出了芯片的3路按键用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的2路LED用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;

    标签: altera intel cyclone

    上传时间: 2022-05-11

    上传用户:zhanglei193