虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

图像识别系统

  • 超高频RFID读卡器设计及其通信.rar

    射频识别技术是一种自20 世纪80 年代新兴的自动识别技术。它是利用无线射频方式进行非接触双向数据通信。相对于普遍应用的13.56MHz 射频识别系统,本设计中的868MHz 射频识别系统有着更多的优点:读写距离远,阅读速度快等,是目前国际上RFID产品发展的热点。 本课题研究的内容包括研究符合ISO18000-6 标准的超高频RFID 电子标签的主要特点、结构、工作原理及读写方法, 重点在于与其相应读卡器的设计方案, 包括读卡器的硬件电路设计、软件程序流程以及与上位机通信的实现。 在硬件设计中,选用ATMEL 公司的AVR 单片机ATmega8 作为主控制器,设计了主控、复位、串行通信等电路。并以RFM 公司开发的TRC101 为射频收发芯片进行了射频收发模块的设计。 软件设计采用模块化编程和结构化编程的思想,单片机编程语言为汇编语言,与上位机串行通信采用Visual Basic 编程。经过测试,误码率较低,编制的防冲突程序实现了基于随机二进制算法的防冲突功能。 本设计具有可靠性高,模块化设计等特点,通过验证,满足标准要求,达到了预期的目的,并证明了本设计性能的稳定性和可靠性。

    标签: RFID 超高频 读卡器

    上传时间: 2013-04-24

    上传用户:shenlan

  • 超高频RFID读卡器设计及其通信.rar

    射频识别技术是一种自20 世纪80 年代新兴的自动识别技术。它是利用无线射频方式进行非接触双向数据通信。相对于普遍应用的13.56MHz 射频识别系统,本设计中的868MHz 射频识别系统有着更多的优点:读写距离远,阅读速度快等,是目前国际上RFID产品发展的热点。 本课题研究的内容包括研究符合ISO18000-6 标准的超高频RFID 电子标签的主要特点、结构、工作原理及读写方法, 重点在于与其相应读卡器的设计方案, 包括读卡器的硬件电路设计、软件程序流程以及与上位机通信的实现。 在硬件设计中,选用ATMEL 公司的AVR 单片机ATmega8 作为主控制器,设计了主控、复位、串行通信等电路。并以RFM 公司开发的TRC101 为射频收发芯片进行了射频收发模块的设计。 软件设计采用模块化编程和结构化编程的思想,单片机编程语言为汇编语言,与上位机串行通信采用Visual Basic 编程。经过测试,误码率较低,编制的防冲突程序实现了基于随机二进制算法的防冲突功能。 本设计具有可靠性高,模块化设计等特点,通过验证,满足标准要求,达到了预期的目的,并证明了本设计性能的稳定性和可靠性。

    标签: RFID 超高频 读卡器

    上传时间: 2013-04-24

    上传用户:lili1990

  • 铁路车号自动识别系统技术规范标准.rar

    这个是我找了好久才从网上下载的规范,因为国内做列车车号是别的厂家非常少,因此这个东西对有兴趣研究研究铁路上用的东西的朋友还是很有帮助的。

    标签: 自动识别系统 技术规范 标准

    上传时间: 2013-06-27

    上传用户:华华123

  • JPEG2000中小波变换的FPGA实现.rar

    JPEG 2000是为适应不断发展的图像压缩应用而出现的新的静止图像压缩标准,小波变换是JEPG 2000核心算法之一。小波变换是一种可达到时(空)域或频率域局部化的时频域或空频域分析方法,其多尺度分解特性符合人类的视觉机制,更加适用于图像信息的处理。提升小波变换是一类不采用傅立叶变换做为主要分析工具的小波变换新方法,提升小波变换的提出大大简化了小波变换的计算,使其在实时信号处理领域得到广泛的应用。通过提升的方法很容易构造一般的整数小波变换,由于图像一般用位数较低的整数表示,整数小波变换可以将为整数序列的图像矩阵映射成整数小波系数矩阵,这就大大简化了小波变换的硬件电路设计。在当今数字化和信息化时代背景下,研究具有高速硬件处理功能的可变程逻辑器件在图像压缩算法领域的应用已经成为当今研究的热点。 本文旨在探讨和研制基于FPGA的小波变换模块的可能性和方法。本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根据JPEG 2000推荐无损提升小波算法和有损提升小波算法,设计图像压缩系统的小波变换模块。主要工作如下: 第一部分介绍了传统小波分析理论和提升小波分析理论。包括连续小波时频局域性的特征,离散小波变换系数的意义,多分辨分析引出的构造小波基的系统方法和计算离散小波的快速算法等。重点放在介绍正交小波和双正交小波的构造方法,并介绍了数字图像在小波域的特点。讨论了提升小波变换的基本思想,讨论了用提升方法构造小波基以及传统小波变换的提升实现,讨论了整数小波变换。 第二部分介绍了FPGA结构及其设计流程。介绍了FPGA/CPLD器件的特征、发展趋势及FPGA/CPLD基本结构,然后重点介绍了本文用到的Xilinx公司Spartan-Ⅲ系列芯片的结构特点,以及Xilinx的FPGA开发软件ISE,最后介绍了硬件描述语言VHDL语言的特点。 最后一部分是本论文研究的主要内容,即JPEG 2000中最核心的算法-提升格式小波变换的一维变换模块设计和二维变换模块设计。一维提升小波变换模块采用两种不同的电路结构进行设计-低速低功耗的串行流水线结构和高速高功耗的并行阵列结构。同样,二维小波变换模块也采用了两种不同的电路结构进行设计-低速低功耗的折叠结构和高速高功耗的串行结构。 文章对提升小波变换的FPGA实现中的大量细节问题进行了讨论,给出了每种结构提升小波变换模块的电路原理图,并对原理图进行了仿真测试,仿真测试结果不仅表明了模块功能的正确性,而且表明不同小波模块可以满足相应领域的实际要求。

    标签: JPEG 2000 FPGA

    上传时间: 2013-06-08

    上传用户:dwzjt

  • JPEG2000二维离散小波变换快速算法研究和FPGA实现

    相对于JPEG中二维离散余弦变换(2DDCT)来说,在JPEG2000标准中,二维离散小波变换(2DDWT)是其图像压缩系统的核心变换。在很多需要进行实时处理图像的系统中,如数码相机、遥感遥测、卫星通信、多媒体通信、便携式摄像机、移动通信等系统,需要用芯片实现图像的编解码压缩过程。虽然有许多研究工作者对图像处理的小波变换进行了研究,但大都只偏重算法研究,对算法硬件实现时的复杂性考虑较少,对图像处理的小波变换硬件实现的研究也较少。  本文针对图像处理的小波变换算法及其硬件实现进行了研究。对文献[13]提出的“内嵌延拓提升小波变换”(Combiningthedata-extensionprocedureintothelifting-basedDWTcore)快速算法进行仔细分析,提出一种基于提升方式的5/3小波变换适合硬件实现的算法,在MATLAB中仿真验证了该算法,证明其是正确的。并设计了该算法的硬件结构,在MATLAT的Simulink中进行仿真,对该结构进行VHDL语言的寄存器传输级(RTL)描述与仿真,成功综合到Altera公司的FPGA器件中进行验证通过。本算法与传统的小波变换的边界处理方法比较:由于将其边界延拓过程内嵌于小波变换模块中,使该硬件结构无需额外的边界延拓过程,减少小波变换过程中对内存的读写量,从而达到减少内存使用量,降低功耗,提高硬件利用率和运算速度的特点。本算法与文献[13]提出的算法相比较:无需增加额外的硬件计算模块,又具有在硬件实现时不改变原来的提升小波算法的规则性结构的特点。这种小波变换硬件芯片的实现不仅适用于JPEG2000的5/3无损小波变换,当然也可用于其它各种实时图像压缩处理硬件系统。

    标签: JPEG 2000 FPGA 二维

    上传时间: 2013-06-13

    上传用户:jhksyghr

  • 基于ARM的RFID读卡器设计

    射频识别技术(RFID)是一种通过电磁耦合方式工作的无线识别系统,具有保密性强、无接触式信息传递等特点,目前广泛应用于物流、公共交通、门禁控制等与人们生活密切相关的方方面面。 本论文的目的是开发出一款读卡终端设备,支持IS014443标准中规定的TypeA、Type B两种类型的卡,具有高级扩展功能,也可以在硬件基础上进行增减,以适应不同场合的需要。 读卡器设计中采用嵌入式芯片为处理核心,读卡功能采用射频读卡芯片实现。读卡器终端具有网络接口、USB接口和触摸屏接口。软件上采用移植嵌入式系统并添加任务的模式实现读卡器的各功能。通过对软硬件的调试实现了RYID读卡器原理样机的硬件与软件平台构律。

    标签: RFID ARM 读卡器

    上传时间: 2013-06-12

    上传用户:450976175

  • 基于FPGA的星图采集及预处理算法实现

    本文的目的就是研究如何应用FPGA这种大规模的可编程逻辑器件实现CCD(Charge Coupled Device,电荷耦合器件)数字图像的实时采集及预处理。基于对实时图像处理系统的研究与设计,本文主要研究工作及成果如下: 1.本论文详细的介绍了图像采集卡的结构和基本工作原理。同时,针对高分辨率的CCD摄像机,探讨了有关点目标与CCD像元一一对应的图像采集及其硬件和软件设计方法。 2.本文分析了星图中弱小目标、噪声以及背景的特点,给出了点目标的场景图像的数学模型及复杂背景下点目标检测的预处理方法。针对星图灰度分布的特点,采用高斯低通滤波算法和高通滤波算法对星图进行预处理,同时还对图像扫描聚类算法进行了研究与分析。 3.数字信号处理器常常因为在复杂性、运算速度等方面的限制,难以实时的实现复杂的检测算法。本文采用FPGA技术,实现了复杂背景下弱点目标的预处理算法,解决了计算、数据缓冲和存储操作协调一致的问题,同时采用并行高密度加法器和流水线的工作方式,使整个系统的数据交换和处理速度得以很大的提高,合理的解决了资源和速度之间的相互制约问题,并在实际中取得满意的结果。

    标签: FPGA 采集 预处理算法

    上传时间: 2013-07-03

    上传用户:wang5829

  • 小词汇量非特定人孤立词语音识别的FPGA实现

    语音识别技术是信息技术领域的重要发展方向之一,小词汇量非特定人孤立词语音识别是语音识别领域中一个具有广泛应用背景的分支,在家电遥控、智能玩具、人机交互等领域有着重要的应用价值.语音识别芯片从20世纪90年代开始出现,目前的语音识别芯片都是以DSP为核心集成的语音识别系统,算法主要通过软件实现,为了提高速度和降低成本,下一代语音识别芯片将设计成软硬件协同实现,本文的目的是使用全硬件方法实现语音识别算法,为软硬件协同实现的方案提供参考.本论文主要完成了以下工作:(1)在选定的FPGA平台上,完成了整个系统的硬件设计.(2)对于硬件中难于实现而且占用较多资源的乘法器、求对数、求平方根以及快速傅立叶变换等关键模块,本文都根据电路的具体特点,给出了巧妙的实现方案,完成了算法需要的功能.(3)设计中使用了模块复用和流水线技术.(4)根据设计结果,给出了各个模块占用的硬件资源和运行速度.实验结果表明,本文所设计的硬件系统能够正常工作,在速度和面积方面都达到了设计要求.

    标签: FPGA 词汇 语音识别

    上传时间: 2013-06-12

    上传用户:01010101

  • 《Visual C++视频/音频开发实用工程案例精选》一书的源代码

    ·详细说明:这是《Visual C++视频/音频开发实用工程案例精选》一书的源代码。精选了大量的具有商用价值的工程案例,包括视频捕捉系统、视频会议系统和远程视频监控系统的开发技术;网络、多媒体技术的底层实现;MP3深入编程技术等。最后一章为基于IBM ViaVoice的语音识别系统在上位机和下位机之间的通信的架构及实现。- This is Visual C Video frequency/Audio

    标签: Visual nbsp 视频 工程

    上传时间: 2013-07-02

    上传用户:invtnewer

  • STM32+OV7670摄像头PCB图

    stm32与ov7670最常见的图像采集系统

    标签: 7670 STM PCB 32

    上传时间: 2013-04-24

    上传用户:lejny17