虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

图像算法

  • 硬件 部 分

    硬件 部 分 ,我们建立了以ARM处理器为核心的开发板,通过CMOs摄 像头实时采集图像信息并通过液晶显示器显示。操作系统部分实现了实 时嵌入式操作系统的开发和移植,并在系统上扩展了文件系统模块,使 之支持图像信息的存储和更为广泛的应用开发。图像算法部分实现了图 像采集、BMP编码、图像存储,以及对所生成的数字图像进行数字处理 等功能。

    标签: 硬件

    上传时间: 2013-12-19

    上传用户:liansi

  • 免费的全功能CCD视觉检测系统

    相关介绍简介:本系统是鄙公司历时6年研发的一款类似松下,欧姆龙,基恩士的一款基于计算机的智能机器视觉系统,可以有效缩短一个视觉项目的开发周期,降低了电气工程师的应用门槛,只需要掌握一些图像处理算法的应用,便可解决一个视觉项目,无需计算机软件知识,只需要简单设定一些参数便可,此系统集成了大量的机器视觉行业图像算法,每种算法有100组,和16层图像缓存区,和本团队多年的实际项目处理经验,还有丰富的外围通讯接口,轻松实现数据交换,支持多款国内外相机硬件,,CCD检测设备的全部系统方案,简单可靠,易于维护

    标签: CCD视觉检测系统

    上传时间: 2022-06-03

    上传用户:lipengxu

  • 视频图像格式转换芯片的算法研究

    视频图像格式转换芯片的算法研究

    标签: 视频图像 格式转换 芯片 算法研究

    上传时间: 2013-05-25

    上传用户:eeworm

  • Visual_C++数字图像处理典型算法及实现

    Visual_C++数字图像处理典型算法及实现

    标签: Visual_C 数字图像处理 典型 算法

    上传时间: 2013-07-24

    上传用户:eeworm

  • 视频图像格式转换芯片的算法研究

    视频图像格式转换芯片的算法研究

    标签: 视频图像 格式转换 芯片 算法研究

    上传时间: 2013-04-15

    上传用户:eeworm

  • 视频图像格式转换芯片的算法研究 .nh

    视频图像格式转换芯片的算法研究 .nh

    标签: nh 视频图像 格式转换 芯片

    上传时间: 2013-08-04

    上传用户:eeworm

  • 视频图像格式转换芯片的算法研究-76页-9.6M.nh

    专辑类-数字处理及显示技术专辑-106册-9138M 视频图像格式转换芯片的算法研究-76页-9.6M.nh

    标签: 9.6 76 nh 视频图像

    上传时间: 2013-04-24

    上传用户:matlab

  • 大尺寸LCD图像引擎的关键算法与前端设计.rar

    在LCD显示应用领域,通常数据源输出图像的分辨率是变化,而从工业生产标准化要求和获得最佳显示效果的角度出发,LCD显示器的物理分辨率则是固定不变的。这就需要将不同分辨率的输入图像经过缩放后输出到分辨率固定的LCD显示器上,当前工业上解决这一问题的方案是在输入数据源和数据显示设备之间设置LCD图像引擎来实现缩放处理。LCD图像引擎是面向LCD显示器应用的一种高度集成的图像处理芯片,它在整个LCD显示系统中具有不可取代的位置。 本文在分析了大尺寸LCD图像引擎的研究现状之后,提出了拟开发的大尺寸LCD图像引擎的总体结构和设计目标。针对该体系结构,提出了一种基于2点的三次样条插值算法,推导出了该算法的插值核函数的表达式,并基于该算法实现LCD图像引擎的核心部分——图像缩放引擎的硬件结构设计。主观和客观Q值评价实验结果表明,该算法获得的插值图像质量非常接近传统的双三次插值算法,而运算复杂度和硬件实现开销却低于后者,对于实时性要求较高的LCD图像引擎来说该算法是一个性价比较高的插值算法。 为了提高经过图像缩放引擎处理后的图像显示质量,在LCD图像引擎中引入了图像色彩调整技术。

    标签: LCD 大尺寸 图像

    上传时间: 2013-06-07

    上传用户:zoushuiqi

  • 图像缩放算法的研究与FPGA设计.rar

    Scaler是平板显示器件(FPD,Flat Panel Display)中的重要组成部分,它将输入源图像信号转换成与显示屏固定分辨率一致的信号,并控制其显示在显示屏上。本文在研究图像缩放算法和scaler在FPD中工作过程的基础上,采用自上而下(Top-down)的设计方法,给出了scaler的设计及FPGA验证。该scaler支持不同分辨率图像的缩放,且缩放模式可调,也可以以IP core的形式应用于相关图像处理芯片中。 图像缩放内核是scaler的核心部分,它是scaler中的主要运算单元,完成图像缩放的基本功能,它所采用的核心算法以及所使用的结构设计决定着缩放性能的优劣,也是控制芯片成本的关键。因此,本文从缩放内核的结构入手,对scaler的总体结构进行了设计;通过对图像缩放中常用算法的深入研究提出了一种新的优化算法——矩形窗缩放算法,并对其计算进行分析和简化,降低了计算的复杂度。FPGA设计中,采用列缩放与行缩放分开处理的结构,使用双口RAM作为两次缩放间的数据缓冲区。使用这种结构的优势在于:行列缩放可以同时进行,数据处理的可靠性高、速度快:内核结构简单明了,数据缓冲区大小合适,便于设计。此外,本文还介绍了其他辅助模块的设计,包括DVI接口信号处理模块、缩放参数计算与控制模块以及输出信号检测与时序滤波模块。 本设计使用Verilog HDL对各模块进行了RTL级描述,并使用Quartus II7.2进行了逻辑仿真,最后使用Altera公司的FPGA芯片来进行验证。通过逻辑验证和系统仿真,证明该scaler的设计达到了预期的目标。对于不同分辨率的图像,均可以在显示屏上得到稳定的显示。

    标签: FPGA 图像 法的研究

    上传时间: 2013-05-30

    上传用户:xiaowei314

  • 基于FPGA的图像处理算法研究及硬件设计.rar

    随着图像分辨率的越来越高,软件实现的图像处理无法满足实时性的需求;同时FPGA等可编程器件的快速发展使得硬件实现图像处理变得可行。如今基于FPGA的图像处理研究成为了国内外的一个热门领域。 本文在FPGA平台上,用Verilog HDL实现了一个研究图像处理算法的可重复配置的硬件模块架构,架构包括PC机预处理和通信软件,控制模块,计算单元,存储器模块和通信适配模块五个部分。其中的计算模块负责具体算法的实现,根据不同的图像处理算法可以独立实现。架构为计算模块实现了一个可添加、移出接口,不同的算法设计只要符合该接口就可以方便的加入到模块架构中来进行调试和运行。 在硬件架构的基础上本文实现了排序滤波,中值滤波,卷积运算及高斯滤波,形态学算子运算等经典的图像处理算法。讨论了FPGA的图像处理算法的设计方法及优化策略,通过性能分析,FPGA实现图像处理在时间上比软件处理有了很大的提高;通过结果的比较,发现FPGA的处理结果达到了软件处理几乎同等的效果水平。最后本文在实现较大图片处理和图像处理窗口的大小可配置性方面做了一定程度的讨论和改进,提高了算法的可用性,同时为进一步的研究提供了更加便利的平台。 整个设计都是在ISE8.2和ModelSim第三方仿真软件环境下开发的,在xilinx的Spartan-3E XC3S500E硬件平台上实现。在软件仿真过程中利用了ISE8.2自带仿真工具和ModelSim结合使用。 本课题为制造FPGA的专用图像处理芯片做了有益的探索性研究,为实现FPGA为核心处理芯片的实时图像处理系统有着积极的作用。

    标签: FPGA 图像处理 算法研究

    上传时间: 2013-07-29

    上传用户:爱顺不顺