交流电源供电方式正在由集中式向分布式、全功能式发展,而实现分布式电源的核心就是模块的并联技术。多台逆变器并联可以实现大容量供电和冗余供电,可大大提高系统的灵活性,使电源系统的体积重量大为降低,同时其主开关器件的电流应力也可大大减少,从根本上提高了可靠性、降低成本和提高功率密度。本文主要研究逆变器并联技术。 本文首先对电压、电流双闭环逆变器控制系统进行了研究。通过对传递函数的分析,得到了基于等效输出阻抗的双闭环控制的逆变器并联系统模型。在分析逆变器模型的基础上设计了各控制器参数,并通过MATLAB仿真进行了验证。根据上述模型,分析了逆变器并联的环流特性,以及基于有功和无功功率的并联控制方案。 随着电子技术的不断发展,FPGA技术正在越来越多地用于工程实践中。本文在研究SPWM控制技术的基础上,应用FPGA芯片EP1C12Q240C8实现了SPWM数字控制器,用于多模块逆变器并联控制系统。文中给出了仿真结果和芯片的测试结果。 基于FPGA的三相逆变器并联数字控制器的研究具有现实意义,设计具有创新性。仿真和芯片的初步测试结果表明:本文设计的基于FPGA的逆变器并联数字控制器能够满足逆变器并联系统的要求。
上传时间: 2013-08-05
上传用户:huangzr5
GAL器件的开发与应用.rar GAL器件的开发与应用.rar
上传时间: 2013-07-14
上传用户:feichengweoayauya
本文提出了一种适合于嵌入式SoC的USB器件端处理器的硬件实现结构。并主要研究了USB器件端处理器的RTL级实现及FPGA原型验证、和ASIC实现研究,包括从模型建立、算法仿真、各个模块的RTL级设计及仿真、FPGA的下载测试和ASIC的综合分析。它的速度满足预定的48MHz,等效门面积不超过1万门,完全可应用于SOC设计中。 本文重点对嵌入式USB器件端处理器的FPGA实现作了研究。为了准确测试本处理器的运行情况,本文应用串口传递测试数据入FPGA开发板,测试模块读入测试数据,发送入PC机的主机端。通过NI-VISA充当软件端,检验测试数据的正确。
上传时间: 2013-07-24
上传用户:1079836864
easy,51pro,3.0编程器在2.0的基础上增加了更多的芯片器件
上传时间: 2013-07-25
上传用户:qazwsc
I2C总线规范与I2C器件C51读写程序 本文简要介绍了I2C总线,并给出了I2C器件的C51读写程序,极大的方便了大家对I2C总线的学习和设计应用。程序设计采用模块化设计,方便
上传时间: 2013-06-22
上传用户:763274289
本 论文 对 功率因数的定义、有源功率因数校正(APFC)技术做了分析,在比较三 种工作模式的基础上选择了临界导电模式作为本文的研究对象。论文详细分析了临界导 电模式功率因数校正Bost开关变换器的工作原理,稳态特性,得出了开关频率与输入 电压、输入功率的关系,对器件的应力和输出电压纹波进行了详细的分析,为电路的设 计提供了依据。
上传时间: 2013-06-13
上传用户:banyou
交流电源供电方式正在由集中式向分布式、全功能式发展,而实现分布式电源的核心就是模块的并联技术。多台逆变器并联可以实现大容量供电和冗余供电,可大大提高系统的灵活性,使电源系统的体积重量大为降低,同时其主开关器件的电流应力也可大大减少,从根本上提高了可靠性、降低成本和提高功率密度。本文主要研究逆变器并联技术。 本文首先对电压、电流双闭环逆变器控制系统进行了研究。通过对传递函数的分析,得到了基于等效输出阻抗的双闭环控制的逆变器并联系统模型。在分析逆变器模型的基础上设计了各控制器参数,并通过MATLAB仿真进行了验证。根据上述模型,分析了逆变器并联的环流特性,以及基于有功和无功功率的并联控制方案。 随着电子技术的不断发展,FPGA技术正在越来越多地用于工程实践中。本文在研究SPWM控制技术的基础上,应用FPGA芯片EP1C12Q240C8实现了SPWM数字控制器,用于多模块逆变器并联控制系统。文中给出了仿真结果和芯片的测试结果。 基于FPGA的三相逆变器并联数字控制器的研究具有现实意义,设计具有创新性。仿真和芯片的初步测试结果表明:本文设计的基于FPGA的逆变器并联数字控制器能够满足逆变器并联系统的要求。
上传时间: 2013-08-05
上传用户:ccclll
光电子器件模型与OEIC模拟 作者:陈维友;杨树人;刘式墉 本书是作者多年来在光电子器件电路模型和光电集成回路计算机辅助分析研究方面的工作总结。
上传时间: 2013-04-24
上传用户:lty6899826
FPGA是一种可通过用户编程来实现各种数字电路的集成电路器件。用FPGA设计数字系统有设计灵活、低成本,低风险、面市时间短等好处。本课题在结合国际上FPGA器件方面的各种研究成果基础上,对FPGA器件结构进行了深入的探讨,重点对FPGA的互连结构进行了分析与优化。FPGA器件速度和面积上相对于ASIC电路的不足很大程度上是由可编程布线结构造成的,FPGA一般用大量的可编程传输管开关和通用互连线段实现门器件的连接,而全定制电路中仅用简单的金属线实现,传输管开关带来很大的电阻和电容参数,因而速度要慢于后者。这也说明,通过优化可编程连接方式和布线结构,可大大改善电路的性能。本文研究了基于SRAM编程技术的FPGA器件中逻辑模块、互连资源等对FPGA性能和面积的影响。论文中在介绍FPGA器件的体系构架后,首先对开关矩阵进行了研究,结合Wilton开关矩阵和Disioint开关矩阵的特点,得到一个连接更加灵活的开关矩阵,提高了FPGA器件的可布线性,接着本课题中又对通用互连线长度、通用互连线间的连接方式和布线通道的宽度等进行了探讨,并针对本课题中的FPGA器件,得出了一套适合于中小规模逻辑器件的通用互连资源结构,仿真显示新的互连方案有较好的速度和面积性能,在互连资源的面积和性能上达到一个很好的折中。 接下来课题中对FPGA电路的可编程逻辑资源进行了研究,得到了一种逻辑规模适中的粗粒度逻辑块簇,该逻辑块簇采用类似Xilinx 公司的FPGA产品的LUT加触发器结构,使逻辑块簇内部基本逻辑单元的联系更加紧密,提高了逻辑资源的功能和利用率。随后我们还研究了IO模块数目的确定和分布式SRAM结构中编程电路结构的设计,并简单介绍了SRAM单元的晶体管级设计原理。最后,在对FPGA构架研究基础上,完成了一款FPGA电路的设计并设计了相应的电路测试方案,该课题结合CETC58研究所的一个重要项目进行,目前已成功通过CSMC0.6μm 2P2M工艺成功流片,测试结果显示其完全达到了预期的性能。
上传时间: 2013-04-24
上传用户:6546544
一、应用可靠性概念 1、可靠性概念 2、固有可靠性与应用可靠性 3、易产生应用可靠性问题的器件 4、使用应力对可靠性的影响 二、电子元器件的选用 1、电子元器件的质量等级 2、电子元器件的选择要点 3、电子元器件的最大额定值 4、电子元器件的降额应用 三、电子元器件的可靠性应用 1、电子元器件的防浪涌应用 2、电子元器件的防静电应用 3、电子元器件的防干扰应用 4、CMOS群件的防闩锁应用 四、电子元器件的EMC应用 1、干扰来源及传播路径 2、接地与屏蔽 3、滤波 4、电缆及终端 5、差分 6、软件抗干扰 五、可靠性防护元件 1、TVS二极管 2、压敏电阻 3、PTC与NTC热敏电阻 4、专用防护元件 六、电子线路的可靠性设计 1、简化设计 2、容差与漂移设计 3、冗余设计 4、低功耗设计 5、潜在通路分析 6、电磁兼容设计 7、均衡设计 七、印制电路版的可靠性设计 1、PCB的布局设计 2、PCB的布线设计 3、PCB的热设计 4、PCB的装配 八、噪声测试作为应用可靠性保证手段 1、噪声与可靠性的关系 2、噪声用于寿命评估 3、噪声用于可靠性筛选 4、噪声用于应力损伤的早期预测
上传时间: 2013-07-28
上传用户:mh_zhaohy