编码器倍频、鉴相电路在FPGA中的实现
上传时间: 2013-11-08
上传用户:38553903210
基于VHDL语言的多种分频程序
上传时间: 2013-10-27
上传用户:dongbaobao
同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明,该快速同步算法建立时间短、同步稳定可靠。
上传时间: 2013-10-21
上传用户:JIMMYCB001
Verilog_实现任意占空比、任意分频的方法
上传时间: 2013-11-07
上传用户:JasonC
利用Verilog_HDL实现基于FPGA的分频方法
标签: Verilog_HDL FPGA 分频
上传时间: 2013-10-18
上传用户:feitian920
简单分频时序逻辑电路设计分频电路,有图,有代码
上传时间: 2013-11-25
上传用户:wanqunsheng
数字幅频均衡功率放大器设计
上传时间: 2013-10-28
上传用户:ggwz258
用VerilogHDL实现基于FPGA的通用分频器的设计
标签: VerilogHDL FPGA 分频器
上传时间: 2013-10-28
上传用户:xiaoxiang
基于FPGA的小数分频实现方法
上传时间: 2013-10-11
上传用户:jiangxiansheng
针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上传时间: 2013-11-06
上传用户:liu123