虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

同步计数器

  • 计数器程序

    计数器和分频器使用

    标签: 计数器 程序

    上传时间: 2013-11-12

    上传用户:南国时代

  • 华为 FPGA设计高级技巧Xilinx篇

      随着HDL Hardware Description Language 硬件描述语言语言综合工具及其它相关工具的推广使广大设计工程师从以往烦琐的画原理图连线等工作解脱开来能够将工作重心转移到功能实现上极大地提高了工作效率任何事务都是一分为二的有利就有弊我们发现现在越来越多的工程师不关心自己的电路实现形式以为我只要将功能描述正确其它事情交给工具就行了在这种思想影响下工程师在用HDL语言描述电路时脑袋里没有任何电路概念或者非常模糊也不清楚自己写的代码综合出来之后是什么样子映射到芯片中又会是什么样子有没有充分利用到FPGA的一些特殊资源遇到问题立刻想到的是换速度更快容量更大的FPGA器件导致物料成本上升更为要命的是由于不了解器件结构更不了解与器件结构紧密相关的设计技巧过分依赖综合等工具工具不行自己也就束手无策导致问题迟迟不能解决从而严重影响开发周期导致开发成本急剧上升   目前我们的设计规模越来越庞大动辄上百万门几百万门的电路屡见不鲜同时我们所采用的器件工艺越来越先进已经步入深亚微米时代而在对待深亚微米的器件上我们的设计方法将不可避免地发生变化要更多地关注以前很少关注的线延时我相信ASIC设计以后也会如此此时如果我们不在设计方法设计技巧上有所提高是无法面对这些庞大的基于深亚微米技术的电路设计而且现在的竞争越来越激励从节约公司成本角度出 也要求我们尽可能在比较小的器件里完成比较多的功能   本文从澄清一些错误认识开始从FPGA器件结构出发以速度路径延时大小和面积资源占用率为主题描述在FPGA设计过程中应当注意的问题和可以采用的设计技巧本文对读者的技能基本要求是熟悉数字电路基本知识如加法器计数器RAM等熟悉基本的同步电路设计方法熟悉HDL语言对FPGA的结构有所了解对FPGA设计流程比较了解

    标签: Xilinx FPGA 华为 高级技巧

    上传时间: 2013-11-06

    上传用户:asdfasdfd

  • 基于FPGA的光纤通信系统中帧同步头检测设计

     为实现设备中存在的低速数据光纤通信的同步复接/ 分接,提出一种基于FPGA 的帧同步头信号提取检测方案,其中帧头由7 位巴克码1110010 组成,在数据的接收端首先从复接数据中提取时钟信号,进而检测帧同步信号,为数字分接提供起始信号,以实现数据的同步分接。实验表明,此方案成功地在光纤通信系统的接收端检测到帧同步信号,从而实现了数据的正确分接。

    标签: FPGA 光纤通信系统 帧同步 检测

    上传时间: 2013-10-17

    上传用户:q123321

  • 基于FPGA的新型高性能永磁同步电机驱动系统设计

    为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定性和动态性能,调节转速的范围可以达到0.5r/min~4200r/min,对干扰误差信号具有较强的容错性,能够满足高性能的运动控制领域对永磁同步电机驱动系统的要求。

    标签: FPGA 性能 永磁同步 电机驱动

    上传时间: 2013-10-13

    上传用户:fdmpy

  • 各种功能的计数器实例(VHDL源代码)

    各种功能的计数器实例(VHDL源代码):

    标签: VHDL 计数器 源代码

    上传时间: 2013-10-16

    上传用户:bjgaofei

  • 各种功能的计数器实例(VHDL源代码)

    各种功能的计数器实例(VHDL源代码):ENTITY counters IS  PORT  (   d  : IN  INTEGER RANGE 0 TO 255;   clk  : IN BIT;   clear : IN BIT;   ld  : IN BIT;   enable : IN BIT;   up_down : IN BIT;   qa  : OUT  INTEGER RANGE 0 TO 255;   qb  : OUT  INTEGER RANGE 0 TO 255;   qc  : OUT  INTEGER RANGE 0 TO 255;   qd  : OUT  INTEGER RANGE 0 TO 255;   qe  : OUT  INTEGER RANGE 0 TO 255;   qf  : OUT  INTEGER RANGE 0 TO 255;   qg  : OUT  INTEGER RANGE 0 TO 255;   qh  : OUT  INTEGER RANGE 0 TO 255;   qi  : OUT  INTEGER RANGE 0 TO 255;

    标签: VHDL 计数器 源代码

    上传时间: 2014-11-30

    上传用户:半熟1994

  • 基于IEEE 802.11n无线局域网系统的符号同步

    IEEE 802.11n无线局域网标准为了避免不必要的波束成型采用了循环移位机制,该机制对符号同步造成障碍,使得符号同步产生所谓的假多径问题。针对这个问题,本文提出了一种采用移位叠加的本地训练序列互相关的同步方法。通过对IEEE 802.11n无线局域网系统进行建模仿真,对新提出的方法和前人所提出的方法进行比较。最终验证该同步方法具有实用性,能够大幅度的提升同步的精度,使得符号同步的定位误差控制在2个采样点之内。

    标签: 802.11 IEEE 无线局域网

    上传时间: 2013-10-29

    上传用户:z754970244

  • 突发OFDM接收机同步算法研究与实现

    根据突发OFDM系统的特点,提出了一种具有实用价值的OFDM帧同步方法。在经典SC算法的基础上,提出了改进型SC算法和基于时域PN序列的改进型SC算法。对这两种算法进行了仿真对比,仿真结果表明基于时域PN序列的SC算法能够实现突发帧的精同步,而改进型SC算法只能实现粗同步。但是改进型SC算法更适合FPGA实现,采用Verilog HDL语言,在Quartus II上完成开发,同时给出了其在ModelSim 6.5b下的仿真结果,结果表明,方案是完全可行的。

    标签: OFDM 接收机 同步算法

    上传时间: 2013-11-12

    上传用户:yulg

  • 通信原理中的同步原理

    通信原理中同步原理介绍。

    标签: 通信原理

    上传时间: 2013-11-17

    上传用户:lizhen9880

  • 一种可变位速率的位同步器的设计与仿真

    大部分传统的位同步器是针对固定位速率遥测系统来设计的,这不能满足一些可变位速率遥测接收机的需求。因此,提出一种基于FPGA实现的位同步器的设计,它能适应不同位速率的遥测系统。同时,对这种位同步器的实现进行了仿真,验证其正确性和可实现性。

    标签: 速率 位同步器 仿真

    上传时间: 2013-11-01

    上传用户:qb1993225