虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

同步整流器

  • 抑制同步开关噪声的新颖电磁带隙结构

    文中提出了一种应用于印刷电路板的新颖二维电磁带隙(MS-EBG)结构,其单位晶格由折线缝隙组合与正方形贴片桥接构成,以抑制同步开关噪声。结果表明,抑制深度为-30 dB时,与传统L-bridged EBG结构比较,新EBG结构的阻带宽度增加1.3 GHz,相对带宽提高了约10%,能够有效抑制0.6~5.9 GHz的同步开关噪声。

    标签: 同步开关噪声 电磁 带隙结构

    上传时间: 2013-11-07

    上传用户:qimingxing130

  • 与电网电压同步的正弦波发生电路设计

    目前的有源电力滤波器通常是采用基于瞬时无功功率理论的谐波电流检测方法。其中的ip-iq算法需要用到与电网电压同步的正余弦信号,即与电网电压同频同相的标准正余弦信号。该信号的获取可以采用锁相环加正余弦函数发生器的方法,也可采用软件查表的方法。本设计采用全硬件电路完成,即通过锁相环加正弦函数发生器的方法,可自动实时跟踪电网电压的频率和相位,不占用微处理器的软、硬件资源,大大降低了谐波检测算法编程的复杂度。

    标签: 电网电压 同步的 正弦波发生 电路设计

    上传时间: 2013-10-22

    上传用户:wxnumen

  • 三相PWM整流器的死区效应分析及补偿方法

    在三相PWM 整流器的功率管驱动信号中加入死区时间可防止电压直通,但这会对变换器的电压电流波形产生影响,称之为死区效应。为此,详细描述了死区时间内变换器的工作过程,提出了三相PWM 整流器的死区电压效应和电流效应,并分别进行了定量分析。然后结合空间矢量调制策略,引入了死区效应空间矢量的概念,统一并从本质上解释了死区的两种效应。为了克服死区效应的不良影响,提出了两种补偿措施,并详细介绍了利用DSP 的数字实现方法,这两种措施均不需要改变硬件电路,也不会增加控制器的复杂度和负担。最后,通过实验验证了理论分析的正确性和补偿措施的有效性,还指明了进一步研究的方向。

    标签: PWM 三相 整流器 效应分析

    上传时间: 2013-10-21

    上传用户:Aeray

  • pic18fxx8单片机通用同步异步收发器的接口电路和c源代码

    pic18fxx8单片机通用同步异步收发器的接口电路和c源代码

    标签: fxx8 pic fxx 18

    上传时间: 2013-11-06

    上传用户:zhangzhenyu

  • 基于单片机的轮机模拟器电站同步表实现

    摘要:本文首先简要说明了同步表在船舶电站中的用途,以及实船上同步表各个部分的功能和操作方法;文中介绍了在轮机模拟器上对于电站同步表的一种新的仿真模型以及该模拟器对同步表的要求,这一仿真模型和模拟器需求是文中介绍的基于单片机的同步表的基础;根据这一模型,详细介绍了用通用单片机STC89C51实现轮机模拟器电站系统上的同步表的系统构成,以及模拟实现同步表各项功能的的硬件和软件方法,并在文中给出了详细的软件流程图和部分硬件原理图以及配套的软件代码;在文章最后,简要介绍了本文实现的基于单片机的同步表的特点以及其在轮机模拟器上实际应用的表现。关键词:船舶电站;同步表;单片机;模拟

    标签: 单片机 轮机模拟器 电站

    上传时间: 2013-11-23

    上传用户:lili123

  • 永磁同步电机控制程序(万山明)

    永磁同步电机控制程序(万山明)永磁同步电机控制程序(万山明)

    标签: 永磁同步 电机控制 程序

    上传时间: 2013-11-22

    上传用户:yinglimeng

  • 基于FPGA的跳频系统快速同步算法设计与实现

    同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明,该快速同步算法建立时间短、同步稳定可靠。

    标签: FPGA 跳频系统 同步算法

    上传时间: 2013-10-21

    上传用户:JIMMYCB001

  • 使用Timequest约束和分析源同步电路

    04_使用Timequest约束和分析源同步电路

    标签: Timequest 同步电路

    上传时间: 2013-10-30

    上传用户:ZJX5201314

  • 基于FPGA的光纤通信系统中帧同步头检测设计

     为实现设备中存在的低速数据光纤通信的同步复接/ 分接,提出一种基于FPGA 的帧同步头信号提取检测方案,其中帧头由7 位巴克码1110010 组成,在数据的接收端首先从复接数据中提取时钟信号,进而检测帧同步信号,为数字分接提供起始信号,以实现数据的同步分接。实验表明,此方案成功地在光纤通信系统的接收端检测到帧同步信号,从而实现了数据的正确分接。

    标签: FPGA 光纤通信系统 帧同步 检测

    上传时间: 2013-10-17

    上传用户:q123321

  • 基于FPGA的新型高性能永磁同步电机驱动系统设计

    为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定性和动态性能,调节转速的范围可以达到0.5r/min~4200r/min,对干扰误差信号具有较强的容错性,能够满足高性能的运动控制领域对永磁同步电机驱动系统的要求。

    标签: FPGA 性能 永磁同步 电机驱动

    上传时间: 2013-10-13

    上传用户:fdmpy