虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

可靠性理论

  • 基于模糊PID控制开关电源的研究.rar

    高频开关电源系统具有体积小、重量轻、高效节能、输出纹波小等优点,现已开始逐步成为现代电源系统的主流。但是在传统的开关电源技术中,它通常是采用模拟电路来实现电压或电流控制的。近年来,随着数字信号处理技术的日益完善、成熟,微处理器/微控制器和数字信号处理器性价比的不断提高,数字控制在以实现复杂的控制策略,采用数字控制具有更高的稳定性、可靠性和灵活性,并本文对开关电源的常用拓扑结构、模糊控制、模糊PID控制理论、PWM产生原理进行了研究,在此基础上设计了一种新型数字化的开关电源系统。该系统以TMS320LF2407为控制核心,利用模糊PID控制,建立电压环单环控制结构,直接生成数字PWM波形,经过IR2118驱动主电路的功率开关管(MOSFET)。 本系统采用模糊PID控制策略。该控制策略既能发挥模糊控制的动态响应快、超调量小、较好的适应性的特点,又能发挥PID控制的稳态精度高的优点,能较好的适应开关电源的非线性,实时性控制的需要。整个电源系统以DSP为控制核心,用单个TMS320LF2407 DSP芯片来集中实现电源输出调压和过压过流保护等要灵活地选择不同的控制功能。 另外,本文按照高频开关电源的设计步骤,采用基于DSP的数字控制方式,最后对本开关电源主电路进行了PID控制和模糊PID控制的对比仿真研究。仿真结果表明这种控制策略具有很好的控制性能,算法实现比较简单,同时控制模块设计简单,可靠性高,是一种比较实用、易于实现的控制算法。

    标签: PID 模糊 控制开关

    上传时间: 2013-07-01

    上传用户:candice613

  • 风力发电机系统变速恒频控制器的研究与设计.rar

    目前,能源危机与环境污染已经备受关注,被各个国家提上纪事日程。在众多的新能源中,风能以它可再生、清洁、无污染等特点受到人们的青睐。在风力发电技术上也从独立型逐渐向并网型转变,因此并网技术已成为主流。由于变速恒频具有发电量大,对风电场风速的变化适应性好具有较高的叶尖速比等优点,所以变速恒频必然会取代恒速恒频。实现变速恒频的风力发电机组有很多种,其中永磁同步直驱式风力发电机由于不需要齿轮箱,因而改善风能转换效率,减小维护,降低了噪音,提高可靠性,本文以永磁同步直驱式发电系统为研究对象。 本文针对永磁同步直驱式发电双PWM变换器系统,首先在对变速恒频理论研究的基础上,对风力机的数学模型进行了分析,完成了对风力机的最大风力跟踪模拟仿真。由于发电机发出的电随着风速的不断变化,因此就靠控制变换器来实现恒压恒频的电压并送入电网。其次在对永磁同步发电机和变换器的数学模型研究的基础上提出了对整流侧和电网侧变换器分开控制,控制整流器来控制发电机的转速,控制逆变器来实现稳压和恒频的向电网输送电压。并对逆变器侧的直流电容和电感选值给出了范围,在这些理论基础上对逆变器进行了MATLAB/SIMULINK仿真,给出了仿真结果。在前面理论分析的基础上,针对逆变器部分做了硬件和软件的设计。选用智能功率模块(IPM)作为逆变器,采用霍尔电压、电流传感器实现了对电压电流的采样,控制器选用TMS320F2407A,并制作了对采样信号处理电路板、PWM信号处理电路板和传感器电路板,编写了程序。

    标签: 风力发电机 变速恒频

    上传时间: 2013-06-17

    上传用户:youlongjian0

  • LLC谐振DCDC变换器的研究.rar

    随着信息技术的发展,通信和计算机等领域的DC/DC电源变换技术在电源行业占有很重要的市场。为了能满足电源系统良好的性能和可靠性,分布电源系统(DPS)被广泛应用于电信、计算机等领域。DPS具有模块化,可靠性和维护性等优点。 本文讨论了软开关技术的种类和发展趋势,介绍了三种传统的软开关谐振变换器,通过理论分析和仿真,总结了三种传统谐振变换器的优缺点。在此基础上,设计了一种新型的LLC串联谐振变换器。此变换器可实现原边开关管在零电压条件下开通、输出端的整流管零电流条件下关断,因而可实现极高的转换效率。由于电路充分地利用了变压器的励磁电感和开关管的寄生参数,可使变换器在宽输入电压范围和全负载下实现软开关。此外,利用变压器漏感和功率MOS管的寄生电容进行谐振,可有效地降低输出整流管的电压应力,提高抗EMI的性能。因此,在相同的设计规格下,LLC谐振变换器可以选取电压和电流等较低的功率开关管和整流二极管,进而减小开发成本。 结合PSPICE仿真和实验调试,论文详细介绍了LLC串联谐振变换器工作原理,详细讨论了谐振参数、输入电压和负载对变换器性能的影响;根据参数设计步骤和特性分析,设计了LLC串联谐振变换器各组成电路;最后设计了24V/8A-200KHz的DC/DC电源模块,通过实验,其结果验证了该拓扑在全负载下均能实现软开关,效率高等良好特性。

    标签: DCDC LLC 谐振

    上传时间: 2013-05-20

    上传用户:dialouch

  • 基于瞬时无功功率理论的DSP型TSC控制器.rar

    无功功率是影响电压稳定的一个重要因素,它关系到整个电力系统能否安全稳定的运行。由于工业企业存在大量低功率因数、冲击性负载,导致大量无功的产生;同时,随着电力电子技术的发展,在工业领域内大功率的电力电子设备得到广泛运用,然而,由于电力电子设备的非线性特性,运行时又会产生大量谐波,因此,如何将无功补偿与谐波抑制同时进行考虑,是未来无功补偿技术领域的重要研究课题之一。 本文介绍了功率理论的发展,以及常用的无功补偿方式的原理和特点,同时重点介绍了瞬时无功功率理论以及以此为基础的TSC无功补偿控制器。在硬件方面,本文设计了基于LF2407ADSP芯片的TSC控制器、控制器外围电路及主电路三大模块。在软件方面,本文包括数据采集软件、控制投切算法、触发控制软件三部分。其中着重介绍了无冲击电流投入电容的设计思路,得出了一个好的电路。 软件仿真和样机实测结果表明,这种TSC装置在提供动态无功功率补偿和减小冲击涌流方面具有优良的性能。

    标签: DSP TSC 瞬时无功功率

    上传时间: 2013-04-24

    上传用户:hoperingcong

  • 50V50A移相全桥ZVSDCDC变换器的设计.rar

    随着通讯技术和电力系统的发展,对通讯用电源和电力操作电源的性能、重量、体积、效率和可靠性都提出了更高的要求。而应用于中大功率场合的全桥变换器与软开关的结合解决了这一问题。因此,对其进行研究设计具有十分重要的意义。 首先,论文阐述PWM DC/DC变换器的软开关技术,且根据移相控制PWM全桥变换器的主电路拓扑结构,选定适合于本论文的零电压开关软开关技术的电路拓扑,并对其基本工作原理进行阐述,同时给出ZVS软开关的实现策略。 其次,对选定的主电路拓扑结构进行电路设计,给出主电路中各参量的设计及参数的计算方法,包括输入、输出整流桥及逆变桥的器件的选型,输入整流滤波电路的参数设计、高频变压器及谐振电感的参数设计以及输出整流滤波电路的参数设计。 然后,论述移相控制电路的形成,对移相控制芯片进行选择,同时对移相控制芯片UC3875进行详细的分析和设计。对主功率管MOSFET的驱动电路进行分析和设计。 最后,基于理论计算,对系统主电路进行仿真,研究其各部分设计的参数是否合乎实际电路。搭建移相控制ZV SDC/DC全桥变换器的实验平台,在系统实验平台上做了大量的实验。 实验结果表明,论文所设计的DC/DC变换器能很好的实现软开关,提高效率,使输出电压得到稳定控制,最后通过调整移相控制电路,可实现直流输出的宽范围调整,具有很好的工程实用价值。

    标签: ZVSDCDC 50V50A 移相全桥

    上传时间: 2013-08-04

    上传用户:zklh8989

  • 基于DSP的变频电源电参数测量系统的设计.rar

    变频电源具有低损耗和高效率等显著优点,其性能的优劣直接关系到整个系统的安全性和可靠性指标,随着工业上变频电源的广泛应用,对其性能参数的检测也越来越重要,因此对变频电源设备输出电参数进行测量方面的研究具有重要的意义。 论文综述了国内外各种交流变频电参数测量系统的研究现状和应用技术,根据变频设备的工作机理和输出特性,提出了系统的总体设计方案。由于变频设备的输出范围广且变化快,并且国内大部分参数测量设备都是针对工频进行设计的,基于此本文采用高速的数字处理器和改进的算法来进行控制实现。 论文首先给出了各电参数测量的国际标准和理论基础,重点分析了如何通过希尔波特变换来实现频率的测量。为了滤除不需要的高次谐波并精确的测量频率,建立了FIR滤波器模型,通过MATLAB编程进行了数字仿真,验证了算法的正确性;利用周期法进行了其它电参数的测量实现,并在Labview 中进行了仿真,作为辅助分析软件具有快速直观的特点并有很大的通用性。 在理论分析和仿真的基础上,论文设计了基于TMS320F2812 DSP的控制系统,并结合原理图介绍了各模块运行原理;重点分析了如何利用CPLD来实现时序控制的功能,并给出了VHDL设计的程序和仿真结果。最后进行软件程序上的设计,对各部分进行了程序分析和设计,各模块结构相互关联,具有很好的扩展性和移植性。

    标签: DSP 变频电源 电参数

    上传时间: 2013-04-24

    上传用户:1054154823

  • 电路理论基础.rar

    西安电子科技大学出版出版,卢元元,王辉主编,电路理论基础,较其他电路理论教材,其最大的特点我认为是它非常精巧实用,篇幅不长,但内容精要,读者可以在很短的时间里学完,掌握相关知识!

    标签: 电路理论

    上传时间: 2013-05-18

    上传用户:327000306

  • 基于FPGA的模糊PID控制算法的研究及实现.rar

    PID算法自从问世以来,一直受到广泛的关注。随着现代控制理论及智能控制技术的发展,PID算法也得到了长足的发展。结合传统的PID控制算法,针对特定的控制领域,出现了一些新的控制算法,模糊PID控制算法就是在此基础上渐渐形成并凸显其控制特色。 同时随着微电子技术的发展,现场可编程逻辑器件FPGA的发展及其EDA技术的日渐成熟,为集成控制芯片开拓了广阔的发展空间。FPGA的发展为基于硬件的算法模块的实现提供了可能性,同时节省了外围的电路,使算法模块的集成度大大提高。 本文针对当前国内外在算法研究方面的热点问题,对模糊PID算法进行了深入的分析和研究。通过对汽轮机调节系统的结构分析,对其进行了数学建模。采用某汽轮机的实际设计运行参数,利用Matlab仿真软件,对该汽轮机的数学模型进行了甩负荷动态特性仿真。仿真结果表明,模糊PID可以更好地解决汽轮发电机组在甩负荷过程中由于机组转子飞升量太大而导致危急保安装置动作,使得汽轮发电机组意外停机的问题,能够保证汽轮发电机组在意外甩负荷时机组正常的机械运转。根据模糊控制理论的特点及EDA技术和FPGA可编程逻辑器件的发展现状,提出了在FPGA上实现模糊PID算法的具体实现方案。在综合分析算法特性的基础上,选择Altera公司生产的CycloneⅡ系列中的EP2C35F672C6作为目标芯片,利用分层模块化设计思想,在Altera公司提供的QuartusⅡ开发环境中,利用原理图设计输入和VHDL设计输入相结合的方式实现了模糊PID控制算法,同时分别对实现的各个功能模块和整个算法模块进行了功能时序仿真。根据仿真结果分析,该设计实现了的模糊PID控制功能。 该控制算法模块的FPGA实现很好的避免了因CPU或者其它问题导致算法程序跑飞、程序死循环、复位不可靠等问题,提高了控制的可靠性。同时加强了模块的通用性,减少了系统硬件开发周期,节省了外围设备的电路,降低了设计开发成本。

    标签: FPGA PID 模糊

    上传时间: 2013-07-21

    上传用户:thinode

  • GSM接收机同步技术研究与基于FPGA和DSP的接收机设计.rar

    GSM是全球使用最为广泛的一种无线通信标准,不仅在民用领域,也在铁路GSM-R等专用领域发挥着极为重要的作用。由于无线信道具有瑞利衰落和延时效应,在通信系统的收发两端也存在不完全匹配等未知因素,因此接收的信号叠加有各种误差因素的影响。GSM接收机的实现离不开系统的同步,为了得到更好的同步质量,就必须对GSM基带同步技术进行研究,选择一种最合适的同步算法。GSM的同步既有时间同步,也有频率同步。 @@ 软件无线电是当前通信领域引入注目的热点之一。长期以来,GSM的接收和解调都是由专用的ASIC芯片来完成的,通过软件来实现GSM接收机的基带算法,体现了软件无线电技术的思想,选择用它们来实现的GSM接收机具有灵活、可靠、扩展性好的优点。 @@ 论文主要讨论GSM接收机同步算法与基于FPGA和DSP的GSM接收机设计, @@  主要内容包括: @@ 通过相关理论知识的学习,设计验证了GSM基带同步算法。对FB时间同步,讨论了包络检测和FFT变换两种不同的方法;对SB时间同步,介绍实相关和复相关两种方法;对频率同步,给出了一种对FB运用相关运算来精确估计频率误差的算法。 @@ 设计了使用GSM射频收发芯片RDA6210并通过实验室的ALTERA EP3C25FPGA开发板进行控制的GSM射频端的解决方案,论文对RDA6210的性能和控制方式进行了详细的介绍,设计了芯片的控制模块,得到了下变频后的GSM基带信号。 @@ 设计了基于RF前端+FPGA的GSM接收机方案。利用ALTERA EP2S180开发平台来完成基带数据的处理。针对ALTERA EP2S180开发平台模数转换器AD9433的特点使用THS4501设计了单独的差分运算放大器模块;设计了平台的数据存储方案并将该平台得到的基带采样数据用于同步算法的仿真。 @@ 设计了基于RF前端+DSP的GSM接收机方案。利用模数转换器AD9243、FPGA芯片和TMS320C6416TDSP芯片来完成基带数据的处理。设计了McBSP+EDMA传输的数据存储方案。 @@ 给出了接收机硬件测试的结果,从多方面验证了所设计硬件平台的可靠性。 @@关键词:GSM接收机;同步;RF; FPGA;DSP;

    标签: FPGA GSM DSP

    上传时间: 2013-07-01

    上传用户:sh19831212

  • 基于FPGA的RS255,223编解码器的高速并行实现.rar

    随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能强,不但可以纠正随机差错,而且对突发错误的纠错能力也很强,被广泛应用在数字通信、数据存储系统中,以满足对数据传输通道可靠性的要求。因此设计一款高性能的RS编解码器不但具有很大的应用意义,而且具有相当大的经济价值。 本文首先介绍了线形分组码及其子码循环码、BCH码的基础理论知识,重点介绍了BCH码的重要分支RS码的常用编解码算法。由于其算法在有限域上进行,接着介绍了有限域的有关理论。基于RS码传统的单倍结构,本文提出了一种八倍并行编码及九倍并行解码方案,并用Verilog HDL语言实现。其中编码器基于传统的线性反馈移位寄存器除法电路并进行八倍并行扩展,译码器关键方程求解模块基于修正的欧几里德算法设计了一种便于硬件实现的脉动关键方程求解结构,其他模块均采用九倍并行实现。由于进行了超前运算、流水线及并行处理,使编解码的数据吞吐量大为提高,同时延时更小。 本论文设计了C++仿真平台,并与HDL代码结果进行了对比验证。Verilog HDL代码经过modelsim仿真验证,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上进行综合验证以及静态时序分析,综合软件为QUATURSⅡ V8.0。验证及测试表明,本设计在满足编解码基本功能的基础上,能够实现数据的高吞吐量和低延时传输,达到性能指标要求。本论文在基于FPGA的RS(255,223)编解码器的高速并行实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。

    标签: FPGA 255 223

    上传时间: 2013-04-24

    上传用户:思琦琦