虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

变化器

  • 基于VHDL语言的卷积码编解码器的设计

    本文在阐述卷积码编解码器基本工作原理的基础上,提出了在MAX+PlusⅡ开发平台上基于VHDL语言设计(2,1,6)卷积码编解码器的方法。

    标签: VHDL 语言 卷积码 编解码器

    上传时间: 2013-06-16

    上传用户:zfh920401

  • 小功率光伏逆变器的设计

    文章首先分析比较了光伏并网逆变器的各种主电路结构优缺点,提出适合小 功率光伏系统的两级式并网结构,并对前级DC-DC电路和后级DC-AC分别进行 了电路结构的选择。

    标签: 小功率 光伏逆变器

    上传时间: 2013-06-14

    上传用户:jjj0202

  • 源码公开的MCS-51单片机宏汇编器

    周立功的一份文档,介绍源码公开的MCS-51单片机宏汇编器,本是一应届生的习作,是学习编译原理和C程序设计的“靶子”,虽然该软件未完全达到满意效果,不过与Keil公司的A51配合起来使用还是不错的。

    标签: MCS 51 源码 单片机

    上传时间: 2013-05-19

    上传用户:axxsa

  • 基于FPGA技术的HDLC帧收发器

    基于FPGA技术的HDLC帧收发器的设计与实现

    标签: FPGA HDLC 收发器

    上传时间: 2013-05-24

    上传用户:lindor

  • USBISP下载器驱动

    USBISP下载器驱动USBISP下载器驱动及说明(USBISP配置用户用)\RZ-USBISP使用说明

    标签: USBISP 下载器 驱动

    上传时间: 2013-07-03

    上传用户:coeus

  • 全数字化超声诊断仪中的应用研究

    数字超声诊断设备在临床诊断中应用十分广泛,研制全数字化的医疗仪器已成为趋势。尽管很多超声成像仪器设计制造中使用了数字化技术,但是我们可以说现代VLSI 和EDA 技术在其中并没有得到充分有效的应用。随着现代电子信息技术的发展,PLD 在很多与B 型超声成像或多普勒超声成像有关的领域都得到了较好的应用,例如数字通信和相控雷达领域。 在研究现代超声成像原理的基础上,我们首先介绍了常见的数字超声成像仪器的基本结构和模块功能,同时也介绍了现代FPGA 和EDA 技术。随后我们详细分析讨论了B 超中,全数字化波束合成器的关键技术和实现手段。我们设计实现了片内高速异步FIFO 以降低采样率,仿真结果表明资源使用合理且访问时间很小。正交检波方法既能给出灰度超声成像所需要的回波的幅值信息,也能给出多普勒超声成像所需要的回波的相移信息。我们设计实现了基于直接数字频率合成原理的数控振荡器,能够给出一对幅值和相位较平衡的正交信号,且在FPGA 片内实现方案简单廉价。数控振荡器输出波形的频率可动态控制且精度较高,对于随着超声在人体组织深度上的穿透衰减,导致回波中心频率下移的声学物理现象,可视作将回波接收机的中心频率同步动态变化进行补偿。 还设计实现了B 型数字超声诊断仪前端发射波束聚焦和扫描控制子系统。在单片FPGA 芯片内部设计实现了聚焦延时、脉宽和重复频率可动态控制的发射驱动脉冲产生器、线扫控制、探头激励控制、功能码存储等功能模块,功能仿真和时序分析结果表明该子系统为设计实现高速度、高精度、高集成度的全数字化超声诊断设备打下了良好的基础,将加快其研发和制造进程,为生物医学电子、医疗设备和超声诊断等方面带来新思路。

    标签: 全数字 中的应用 超声诊断仪

    上传时间: 2013-05-30

    上传用户:tonyshao

  • C8051编程器资料

    c8051编程器资料,u-ec2,u-ec5,u-pdc 资料

    标签: C8051 编程器

    上传时间: 2013-05-31

    上传用户:1134473521

  • 卷积Turbo码编译码器FPGA实现

    卷积Turbo码因其优异的纠错性能越来越受人门的关注,而编码器和译码器是编码理论实际应用的重点和难点。论文根据IEEE802.16e标准,以低时延、高吞吐量、支持高时钟频率、参数可配置为目标,对卷积Turbo码编码器和译码器的FPG...

    标签: Turbo FPGA 卷积 编译码器

    上传时间: 2013-05-19

    上传用户:cuibaigao

  • 555定时器电路设计软件

    555定时器电路设计软件,有很多555电路参数的计算

    标签: 555 定时器电路 设计软件

    上传时间: 2013-04-24

    上传用户:恋天使569

  • 基于vhdl的移位寄存器设计

    16位带有并行预置功能的右移移位寄存器,CLK1是时钟信号, LOAD是并行数据使能信号,QB是串行输出端口

    标签: vhdl 移位寄存器

    上传时间: 2013-04-24

    上传用户:diamondsGQ