虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

发生器与

  • 新型无功发生器控制系统的研究.rar

    无功补偿对于现代电力系统的运行与稳定性来说是必不可少的。静止无功发生器(SVG)经过了三十多年的发展,已经在无功补偿技术上得到广泛的应用。它具备优越的动态性能,可以大大提高电力系统的电压调整能力和系统稳定性,进而提高电力系统的输电能力。在我国,充分发挥SVG的作用,显得尤为迫切。 本文论述了SVG的发展概况,研究了SVG的工作原理,对大容量的主电路结构进行了比较分析,并在此基础上建立了SVG的稳态数学模型和标幺值数学模型。然后,阐述了瞬时无功功率理论,给出了无功电流检测的具体算法,并利用MATLAB仿真软件对该算法进行了仿真实现。接下来研究比较了SVG的两种传统控制策略,介绍了几种PWM触发技术,其中着重研究了空间矢量PWM(SVPWM)的算法。利用MATLAB仿真软件对基于传统电流间接闭环控制算法的SVG进行了系统级仿真实现,在与电流直接控制的SVG仿真结果做对比后,指出各自的补偿特点。文章重点在结合以上算法各自的优缺点、电网本身的大扰动和电力系统对SVG控制性能的严格要求后,给出了一种新型电压电流双闭环的控制方法。其中电流内环采用瞬时无功电流的PI反馈控制,PI值根据系统数学模型中iq△δ的比例关系,采用了齐格勒-尼柯尔斯法则进行整定;而电压外环则采用系统动态电压的智能遗传PI反馈控制,利用智能遗传算法对PI值进行整定。用MATLAB/SIMULINK分别对两个环节的控制算法进行了仿真,并针对外环控制器的遗传PI算法,与PI算法的仿真结果做了对比,证明了遗传PI的优越性,为基于双闭环控制的SVG系统级仿真打下了基础。最后,文章利用MATLAB/SIMULINK/PSB对新型电压电流双闭环系统的SVG进行了仿真实现,并对在电网不同情况下的补偿效果与传统电流间接控制的SVG进行了分析与比较。仿真结果表明该控制方式具有更好的动态性能。

    标签: 无功发生器 控制系统

    上传时间: 2013-04-24

    上传用户:skfreeman

  • 基于FPGA的液晶控制器的设计与实现.rar

    随着以计算机技术为核心的信息技术的迅速发展以及信息的爆炸式增长,人类获得的视觉信息很大一部分是从各种各样的电子显示器件上获得的。这对显示器件的要求也越来越高。在这些因素的驱动下,显示技术也取得了飞速的发展。使用FPGA/CPLD设计的液晶控制器具有很高的灵活性,可以根据不同的液晶类型、尺寸、使用场合,特别是不同的工业产品,做一些特殊的设计,以最小的代价满足系统的要求。而且可以解决通用的液晶显示控制器本身固有的一些缺点。 本文设计了一个采用FPGA设计的液晶显示控制器,主要解决以下内容:采用Cyclone芯片设计的液晶控制器;采用硬件描述语言进行的液晶显示控制器设计,重点介绍了如何通过特殊设计控制器与CPU协调的工作,驱动系统所需时序信号的产生,STN液晶彩色屏灰度显示的时间抖动算法和帧率控制原理及实现,显示数据的缓冲、转化方法,使用FPGA设计的用于本系统的特殊SDRAM控制器,以及液晶控制器通过该SDRAM控制器进行显示缓冲器的管理,还有很重要的一点是各个模块之间的同步处理。这款液晶控制器在实际中的使用效果证明了本课题介绍的液晶控制器方案是一个非常可行的,具有广泛的通用性。 关键词:液晶控制器、SDRAM控制器、时序信号发生器、灰度显示、时间抖动算法

    标签: FPGA 液晶控制器

    上传时间: 2013-04-24

    上传用户:ryanxue

  • 基于FPGA的DDS双通道波形发生器.rar

    直接数字频率合成(DDS)是七十年代初提出的一种新的频率合成技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速的发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法,提供了一种全新的设计模式。本论文结合这两项技术,并利用单片机控制灵活的特点,开发了一种双通道波形发生器。在实现过程中,选用了Altera公司的EP1C6Q240C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用ATMAL的AT89C51单片机作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具Quartus Ⅱ并结合Verilog-HDL语言,采用硬件编程的方法很好地解决了这一问题。 本文首先介绍了波形发生器的研究背景和DDS的理论。然后详尽地叙述了用EP1C6Q240C8完成DDS模块的设计过程,这是设计的基础。接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。然后就这三个部分分别详细地进行了阐述。并且通过系列实验,详细地分析了该波形发生器的功能、性能、实现和实验结果。最后,结合在设计中的一些心得体会,提出了本设计中的一些不足和改进意见。通过实验说明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA实现基于DDS架构的双路波形发生器是可行的。

    标签: FPGA DDS 双通道

    上传时间: 2013-06-09

    上传用户:wxhwjf

  • 基于C8051F单片机信号发生器设计与应用

    信号发生器设计以C8051F121 单片机为核心,采用串口通信和D/A 转换,通过在VB可视化操作界面下参数化调节信号的幅值、脉宽、频率、持续时间,可以得到任意波形。数据通过串口传给单片机,单片机经过

    标签: C8051F 单片机 信号发生器

    上传时间: 2013-05-28

    上传用户:qb1993225

  • AVR的多功能波形发生器.pdf

    如何应用PC的基础语言进行波形函数值运算求得对应函数值再加以存盘例如正弦波三角波对数波调变波等或其它各种函数具体方法如下取函数值文件与主程序连接形成一智能型多功能函数信号发生器在WAVRASM程序下作调试然后将程序转换烧写在AVR内PROM或AVR扩展系统的多组并联输出控制中插于正弦公司所设计开发的SN-AVREP万用实验开发电路中即研制出一部微电脑智能型多功能函数波信号发生器这是本实验的主要目的

    标签: AVR 多功能 波形发生器

    上传时间: 2013-05-18

    上传用户:sh19831212

  • 基于ARM技术的三相正弦波信号发生器

    随着我国电力行业的飞速发展,安全五防工作的重要性日益突显。为此我国大部分省市电力部门均要求高压带电设备必须配装安全五防装置——即高压带电显示装置。感应式高压带电显示闭锁装置由于其非接触式传感特性和相间处理无干扰的优点成为行业首选,而三相正弦波信号发生器则是感应式高压带电显示闭锁装置主要电气性能保证的关键。 本文研究基于感应式高压带电显示闭锁装置所感应的高压带电体电场信号,并依据感应式高压带电显示闭锁装置的电气性能行业标准制定了该信号发生器的性能指标。设计的三相正弦波信号发生器在硬件架构上以ARM7微处理器为核心,符合16C550工业标准的异步串行口UART0与PC机通信,便于信号输出和数据保存,为满足感应式高压带电显示闭锁装置在复杂环境运行的数据分析和智能决策提供了平台。现场数据的实时采集、保存和分析功能,将对感应式高压带电显示闭锁装置的智能化起到关键作用。

    标签: ARM 三相 正弦波信号 发生器

    上传时间: 2013-04-24

    上传用户:lht618

  • HDTV码流发生器内置信源解码板和基于FPGA的显示器测试信号发生器的研究

    该论文的工作主要分为两部分,第一部分是介绍与数字高清晰度电视(HDTV)码流发生器配套的信源解码板的设计与实现.信源解码板是整个码流发生器的重要组成部分,该论文在介绍相关标准MPEG-2和AC-3以及整个码流发生器功能的基础上提出了用ST公司的芯片组实现HDTV信源解码板的设计方案.论文详细分析了各个功能模块的具体设计方法以及实现时应注意的问题.目前该课题已经成功结题,各项技术指标完全符合合作单位的要求.该论文的第二部分主要是进行基于FPGA的显示器测试信号发生器的研究与开发.在对测试信号发生器所需产生的13种测试图案和所要适应的18种显示格式的介绍之后,该论文提出了以FLEX10K50为核心控制芯片的显示器测试信号发生器的设计方案.该论文详细讨论了FPGA设计中各个功能模块的划分和设计实现方法,并介绍了对FLEX10K50进行配置的方法.

    标签: HDTV FPGA 码流 发生器

    上传时间: 2013-04-24

    上传用户:yoleeson

  • 正弦信号发生器的设计与制作

    制作一个正弦信号发生器的设计:(1)正弦波输出频率范围:1kHz~10MHz;(2)具有频率设置功能,频率步进:100Hz;(3)输出信号频率稳定度:优于10-2;(4)输出电

    标签: 正弦信号发生器

    上传时间: 2013-06-18

    上传用户:huannan88

  • 基于FPGA的DDS双通道波形发生器

    直接数字频率合成(DDS)是七十年代初提出的一种新的频率合成技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速的发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法,提供了一种全新的设计模式。本论文结合这两项技术,并利用单片机控制灵活的特点,开发了一种双通道波形发生器。在实现过程中,选用了Altera公司的EP1C6Q240C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用ATMAL的AT89C51单片机作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具Quartus Ⅱ并结合Verilog-HDL语言,采用硬件编程的方法很好地解决了这一问题。 本文首先介绍了波形发生器的研究背景和DDS的理论。然后详尽地叙述了用EP1C6Q240C8完成DDS模块的设计过程,这是设计的基础。接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。然后就这三个部分分别详细地进行了阐述。并且通过系列实验,详细地分析了该波形发生器的功能、性能、实现和实验结果。最后,结合在设计中的一些心得体会,提出了本设计中的一些不足和改进意见。通过实验说明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA实现基于DDS架构的双路波形发生器是可行的。

    标签: FPGA DDS 双通道 波形发生器

    上传时间: 2013-04-24

    上传用户:gxf2016

  • 基于FPGA的扩频信号发生器

    本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的总体结构、载波调制、滤波器设计等问题进行了深入的分析和研究,并给出了模块的硬件实现方案。 首先介绍了FPGA技术的发展和应用,包括VHDL语言的基本语法结构和FPGA器件的开发设计流程等等。详细地分析了各类频率合成器的基础上提出采用直接数字式频率合成器(DDS)实现低相位噪声、高分辨率、高精度和高稳定度的信号源。研究了测距伪随机码的原理,确定选用移位序列作为系统的扩频码序列,并选取了符合本系统使用的移位序列扩频码。分别给出并分析了相应的FPGA硬件实现电路。 对于载波调制这一关键技术,提出了采用二进制相移键控相位选择法并相应作了硬件实现。分析与研究了射频宽带滤波器应具有的传输特性,通过分析巴特沃思滤波器、切比雪夫滤波器、椭圆滤波器和贝塞尔滤波器这几种滤波器的频谱特性,设计了发生器射频宽带滤波器。最后给出具体设计实现了的信号发生器的输出波形。

    标签: FPGA 扩频信号 发生器

    上传时间: 2013-04-24

    上传用户:greethzhang