VIP专区-嵌入式/单片机编程源码精选合集系列(134)资源包含以下内容:1. 讲述了如何用C语言编写八位嵌入式MCU程序,内容涉及数据类型和变量,函数库,优化和测试嵌入式C语言程序等,书中穿插有样例工程..2. 一款液晶RT240128GB的以8080方式控制的底层驱动源代码程序,非常难得,放血奉献!.3. 嵌入式开发的书籍.4. ARM应用程序开发.5. 基于DD的数字移相正弦信号发生器设计 EDA技术在全国大学生设计竞赛中的应用.6. 44B0中,bootloader初始化用到的函数库.7. plc s7-200 modbus 例程.8. NXP ARM7串口通讯程序.9. 生态系统仿真实验.10. 这是基于UCOS-II嵌入式实时操作系统开发的脑中报警程序代码.11. 基于ARM的LED显示程序.12. ARM芯片LPC2131的一个小程序.13. ARM芯片LPC2131的一个中断时钟小程序.14. ARM芯片LPC2131的一个完整的中断时钟程序.15. 三星s3c2460开发板完整原理图 SMDK2460A_416_CPUbd_Schematic SMDK2460A_496_Schematic.16. 未写入字模程序和字符显示程序段.17. Intel StrataFlash® Embedded Memory(P30).18. atmel-at89c52中文资料,atmel应用者的资料。Yy.19. 这个Demo程序是应用在FreeRTOS上的PIC24应用Demo.20. PLC、DCS、FCS三大控制系统的特点和差异.21. 德国倍福电气有限公司(TwinCAT)PLC编程手册.22. 基于80C51单片机源码公开的Small RTOS v1.20.3-,C-C++,单片机开发/SCM 内含单片机源码rtos随想曲,Small RTOS 下dp-51例子 最新版.23. 使用Embeded Visual C++开发通讯终端及应用实例代码分析(Level 200).24. 嵌入式系统体系结构 编程与设计 分十二章节 介绍软件和硬件设计及集成方法.25. 之前在 embedded linux 上写 keypad driver 参考的源代码,有写 keypad driver 需要的朋友可以参考.26. 他人的PCI设计经验.27. TI的DM355原理图.28. ZLG DP-668 开发板原理图 对应我上传的程序.29. usb转换成串口的最新电路图共大家设计参考.30. 用M16驱动步进电机 ,实现三种驱动方式: 单四拍驱动、双四拍驱动、单双八拍驱动.31. MC系列单片机浮点运算子程序.32. 合众达 TI 5502 开发板 原理图.33. MSP430F133控制 TH7122发射的C程序原代码,IAR C.34. MSP430F133 控制TH7122的原理图和印制板图.35. TH7122 的MSP430F133接收程序,10.7MHz中频,IAR C.36. steve maguire 编著的。并不时向大多数书一样从最基本的c语法讲起。而是从自己多年的编程经验总结.37. 这是一部关于如何用C++开发嵌入式系统的书。书中给出了一些开发例程。.38. Bpline曲线生成.39. vod 项目软件源代码.40. 嵌入式开发中主机与开发之间通信的tftp软件.
上传时间: 2013-07-28
上传用户:eeworm
VIP专区-嵌入式/单片机编程源码精选合集系列(163)资源包含以下内容:1. lpc2468的datasheet.2. 能实现功能有:显示年、月、日、星期、时、分、秒、阴历月日、温度.3. 华为编程规范.4. 在该文件中介绍了plc的基本内容.5. 在嵌入式开发中.6. 旅行服务包用用C++ GUI 实现的程序源代码.7. 我用C++ GUI设计的一个文本编辑器.8. LPC2368开发板图纸比较详细是我最经买的给.9. 关于通信原理课程设计中HDB3编解码的一个VERILOG源代码.10. PHILIPS FQ1286高频头c51驱动程序.11. 周立功SMART ARM2200实验教程,好东西,快下吧.12. 鉴于SPI传输的大量应用.13. 实现zigbee设备之间的lqi传输。同时还会对温度进行检测.14. vb编制的和台达通讯的源代码.15. 一种华邦芯片资料,少见,4位机,功能强大,4位机的FLASH,自己感觉用起来不错,.16. 1602 测试程序.17. Keil工程例子,NXP新出的芯片lpc2478的示例代码.18. usb FAT格式文件读写.19. Nios Software Development Tutorial.20. 优龙FS2410开发板的BIOS--C语言编程.21. 基于S3C2410的开发原理图-21IC中国电子网.RAR.22. 使用AVR单片机OCMJ4X8C液晶驱动.23. TI的医疗仪器的设计解决方案.24. CPLD MAX7000系列芯片资料.25. IAREWARM 处理器开发环镜使用指南。.26. 这一个用ATTINY26做的433M无线遥控解码程序.27. zigBee详细介绍.28. 利用32单片机lpc2104通过18b20对外面的温度进行采样程序.学习18b20的新手可以参考.29. 支持zigbee的TI公司芯片CC2430详细说明及设计指南.30. VC++通信介面和PIC联机.PIC单片机通过光敏电阻的变化传送到上位机.并在VC++上拉机介面显示.31. 红外发射程序(38k).里面包涵二个文件.不同点只是发射电平的脉宽不同而以.单片机为9454.32. plc2104单片机程序与仿真.对各模块的仿真..33. zigbee元件CC2420协议栈代码集合。值得下载.34. arm说明文档.35. 详细介绍了FPGA和CPLD的初级入门内容.36. zigbee2006的一些中文文档.37. AD采集和液晶显示模块程序.38. TCP/IP 协议栈成功的在S3C44B0X 的实现。我从网上下的所谓在44b0x上运行的tcpip程序其实都是不能运行的.39. 文本结构 硬盘的物理结构 磁盘引导原理 FAT32和FAT16的文件系统格式.40. CD+MP3 sunplus 原理图.
上传时间: 2013-04-15
上传用户:eeworm
差分跳频(DFH)是集跳频图案、信息调制与解调于一体,是一个全面基于数字信号处理的全新概念的通信系统,其技术体制和原理与常规跳频完全不同,较好地解决了数据速率和跟踪干扰等问题,代表了当前短波通信的一个重要发展方向。美国Sanders公司推出了名为CHESS的新型短波跳频通信系统,并获得了成功,但我国对该体制和技术的研究还处于初始阶段,目前还不太成熟,离实际应用还有一段距离。 本文主要基于FPGA芯片的基础上对差分跳频进行了研究,用FPGA来实现数字信号处理可以很好地解决并行性和速度问题,而且其灵活的可配置特性,使得FPGA构成的DSP系统非常易于修改、测试及硬件升级。而且设计中尽量采用软件无线电体系结构,减少模拟环节,把数字化处理尽量靠近天线,从而建立一个通用、标准、模块化的硬件平台,用软件编程来实现差分跳频的各种功能,从基于硬件的设计方法中解放出来。 本文首先介绍了课题背景及研究的意义,阐述了目前差分跳频中频率合成跟频率识别的实现方案。在频率合成中,着重对DDS的相位截断误差及幅度量化误差进行仿真,找出基于FPGA实现的最佳参数及改善方法。在频率识别中,基于Xilinx公司提供FFT IP核,接收端中的位同步,频率识别均在FFT的理论上进行设计。最后根据设计方案制作基于FPGA的电路板。 设计中跳频图案、直接数字频率合成器、频率识别、位同步、跳频图案恢复、线性调频z变换等模块均采用Verilog和VHDL两种通用硬件描述语言进行设计,以便能够在所有厂家的FPGA芯片中移植。
上传时间: 2013-07-22
上传用户:yezhihao
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。
上传时间: 2013-12-17
上传用户:xg262122
在机器人的广泛应用中,为了获取各种参数和数据,确定各机器人基站的相对位置是极为重要的。为了安全和节省成本,对传感器网络采用了时延差定位算法和频分复用传输模式,即可获得传感器网络节点的相对位置。定位系统的搭建包括发射和接收两部分,并采用了水声换能器进行电-声转换和声-电转换。通过测试,该定位系统利用测试发射和接收信号之间的时间间隔,得到水下机器人传感器网络的相对位置,且满足一定的定位精度。
上传时间: 2013-10-20
上传用户:hebanlian
计算所汉语词法分析系统ICTCLAS.分词正确率高达97.58%(973专家组评测),未登录词识别召回率均高于90%,其中中国人名的识别召回率接近98%处理速度为31.5Kbytes/s。ICTCLAS的特色还在于:可以根据需要输出多个高概率结果,有多种输出格式,支持北大词性标注集,973专家组给出的词性标注集合。
上传时间: 2014-01-09
上传用户:1079836864
PIC18指令集中文介绍,详细介绍了microchip刚推出的16位哈拂结构,更大存储空间,RAM分页/段管理的单片机的指令使用
上传时间: 2014-06-07
上传用户:lvzhr
一.“ZHG_C”(ZHG自定义C函数包)中为ZHG本人创作的自定义C函数集,现共包含8个C文件,分别是: BMP16.C——DOS图形模式下显示16色位图的函数。 BMP24.C——DOS图形模式下显示24位位图的函数。 BMP256.C——DOS图形模式下显示256色位图的函数。 BOX.C——DOS字符模式下画矩形框(单、双)。 HZK.C——DOS图形模式下显示汉字或英文(16×16、24×24、12×12、ASC8×16)。INFORMATION.C——DOS字符模式下以统一格式显示作者信息。 MOUSE.C——DOS图形模式下使用鼠标所需的一系列函数。 PLAY.C——C语言中用键盘播放音乐的函数。 二.它们所包含的函数的作用及用法分别在相应的文件中有说明,在C/C++程序中直接调用这些函数,可以极大地提高编程效率,事半功倍。 三.该函数包将会随着本人学习的发展而继续改进、补充以及增加新的实用的文件。 ----Author: zhg 2006.12 E-mail: wudazhg@163.com All Rights Reserved
上传时间: 2015-08-14
上传用户:talenthn
龙芯2E处理器用户手册 中国科学院计算技术研究所 意法半导体公司 2006年 9 月 龙芯2E处理器是一款实现64位MIPS III 指令集的通用RISC处理器。龙芯2E的指 令流水线每个时钟周期取四条指令进行译码,并且动态地发射到五个全流水的功能部件 中。虽然指令在保证依赖关系的前提下进行乱序执行,但是指令的提交还是按照程序原 来的顺序,以保证精确中断和访存顺序执行。
上传时间: 2015-08-18
上传用户:saharawalker
系统分析师考试论文案例集_pdf版,针对系分考试论文
上传时间: 2015-08-18
上传用户:jhksyghr