数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术,就是不增加多余度而扰乱信号,改变数字信号的统计特性,使其近 似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存器序 列(伪随机序列)理论之上的。解扰是加扰的逆过程,恢复原始的数字信号。 如果数字信号具有周期性,则信号频谱为离散的谱线,由于电路的非线 性,在多路通信系统中,这些谱线对相邻信道的信号造成串扰。而短周期信号 经过扰码器后,周期序列变长,谱线频率变低,产生的非线性分量落入相邻信 道之外,因此干扰减小。 在有些数字通信设备中,从码元“0”和“1”的交变点提取定时信息,若 传输的数字信号中经常出现长的“1”或“0”游程,将影响位同步的建立和保 持。而扰码器输出的周期序列有足够多的“0”、“1”交变点,能够保证同步 定时信号的提取。
上传时间: 2014-01-23
上传用户:star_in_rain
USBN9604的初始化函数(C51),以及寄存器头文件,USB接口开发技术[西安电子科技大学出版社] 这本书上有更详细的电路以及代码介绍
上传时间: 2015-10-29
上传用户:lht618
这是一个用单片机控制CAN总线芯片SJA1000传输的C51程序,89C51单片机,sja1000.h是内部寄存器的定义,main.c是传输主程序
上传时间: 2014-12-02
上传用户:xaijhqx
CPU外围IC地址译码及读写寄存器的VHDL实现
上传时间: 2015-10-30
上传用户:haoxiyizhong
程序能够实现将十二位的二进制数5V对应fffH变换成一路0~5V的电压。 精度方面:在使用时上下波动范围大约是0~2fH能保证高位寄存器准确; 调试过程中遇到了一系列问题:(1)p0口的使用需接上拉电阻,内部没有带电阻;(2)调试的过程最好使用单步运行,以便于察看寄存器的内容;(3)对系统板不熟悉,一些硬件方面容易出问题,像口连接,电源、地的连接。(4)直流电源使用不准确,内部的各个电源输出是独立的,需要共地。
上传时间: 2015-11-10
上传用户:一诺88
AVR单片机系列之所有寄存器名称及位定义、功能等说明。
上传时间: 2015-11-11
上传用户:CSUSheep
这个软件是设置时间的程序。可以把时间设置在寄存器中保存。
上传时间: 2015-11-18
上传用户:ryb
本程序是基于c8051f340对电位器产生的电压值进行采样,可以在寄存器观察AD的 也可以通过LCD将值显示出来
上传时间: 2015-11-19
上传用户:kernaling
有关FLASH的介绍,其中有寄存器的设置,以及相关存储器的读写操作
上传时间: 2014-01-09
上传用户:zsjzc
TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输入:I/O CLOCK和片选(CS)。 内部系统时钟和I/O CLOCK可独立使用。应用电路的设计只需利用I/O时钟启动转换或读出转换结果。当CS为高电平时,DATA OUT处于高阻态且I/O时钟被禁止。
上传时间: 2014-01-17
上传用户:qiaoyue