虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

双核处理器

双核处理器(DualCoreProcessor)是指在一个处理器上集成两个运算核心,从而提高计算能力。“双核”的概念最早是由IBM、HP、Sun等支持RISC架构的高端服务器厂商提出的,不过由于RISC架构的服务器价格高、应用面窄,没有引起广泛的注意。简而言之,双核处理器即是基于单个半导体的一个处理器上拥有两个一样功能的处理器核心。换句话说,将两个物理处理器核心整合入一个核中。芯片制造厂商们也一直坚持寻求增进性能而不用提高实际硬件覆盖区的方法。多核处理器解决方案针对这些需求,提供更强的性能而不需要增大能量或实际空间。
  • 基于FPGA的恒温晶振频率校准系统的设计

    为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进行高精度测量,缩短了频率校准时间。同时在FPGA内部使用PicoBlaze嵌入式软核处理器监控系统状态,并配合滑动平均滤波法对测量得到的时间间隔数据实时处理,有效地抑制了GPS秒脉冲波动对频率校准的影响。

    标签: FPGA 恒温晶振 频率校准

    上传时间: 2013-11-17

    上传用户:www240697738

  • 基于SOPC数据采集与控制系统

    基于SOPC技术设计了一个综合应用系统:实现了键值数据采集、显示,并将采集到的数据通过串口送给上位机;也可以接收上位机送来的数据,控制点亮相应的二极管且将接收到的数据显示在数码管上。系统硬件由FPGA及外围电路组成,采用了性能优良的Nios II软核处理器;软件在Altera公司的软件集成开发工具Nios II IDE下应用C语言编程。该系统工作可靠,在实际的应用设计中有一定的参考价值。

    标签: SOPC 数据采集 控制系统

    上传时间: 2013-12-17

    上传用户:wangcehnglin

  • intelsse 第三个重要文档

    intelsse 第三个重要文档,双核cpu架构技术文档

    标签: intelsse 文档

    上传时间: 2015-08-10

    上传用户:zyt

  • davinc dm6446 的经典例子

    davinc dm6446 的经典例子,在CCS3以上使用,理解双核系统的开发

    标签: davinc 6446 dm

    上传时间: 2014-01-22

    上传用户:Altman

  • 一个很有名的硬件模拟器。可以模拟CPU

    一个很有名的硬件模拟器。可以模拟CPU,cache,以及内存等。支持多核处理器的模拟。

    标签: CPU 模拟 硬件

    上传时间: 2014-10-30

    上传用户:han_zh

  • 基于nvidia CUDA架构的BP神经网络程序

    基于nvidia CUDA架构的BP神经网络程序,在G80,G92 GPU上可以完成BP神经网络训练。速度较双核CPU提高十倍

    标签: nvidia CUDA BP神经网络 架构

    上传时间: 2013-12-20

    上传用户:凌云御清风

  • 尝试做了一个利用WINSOCK控件的自动分包发送机制的东东(VB6.0) 我最终的测试结果如下: 使用约44M的RAR文件(陈辉机器里找的一个什么安装包,不管它...),在陈辉机器上运行客

    尝试做了一个利用WINSOCK控件的自动分包发送机制的东东(VB6.0) 我最终的测试结果如下: 使用约44M的RAR文件(陈辉机器里找的一个什么安装包,不管它...),在陈辉机器上运行客户端,在我机器上运行服务器端,并启动服务. 网络环境是100M局域网,服务器端是INTEL双核本本+2003SP2,客户端是AMD双核台机+XPSP2,使用对联线联机. 传送过程中,峰值速度约45Mb/S,稳定速度约40Mb/S 换算为MB/S就分别约为5.6MB/S与5MB/S 100M局域网理论最高是12.5MB/S,而测试WINDOWS的文件复制,可达10MB/S(80Mb/S),不知道怎么搞的... 这里面还有个问题,就是传输过程中CPU占用严重,达到了20%到40%左右,在单核机器上应该就是40%到 80%了吧...... 代码采用多客户端结构,测试过同时接收多个客户端发送文件,正常接收. BY 嗷嗷叫的老马 http://www.m5home.com 2008-07-29

    标签: WINSOCK 6.0 44M

    上传时间: 2016-11-12

    上传用户:nanxia

  • ti 达芬奇开发板的原理图

    ti 达芬奇开发板的原理图,达芬奇位双核DSP芯片,包括一个ARM9和64x系列DSP

    标签: ti 达芬奇 开发板 原理图

    上传时间: 2013-12-22

    上传用户:wfeel

  • 基于NIOS+Ⅱ的SD卡读写设计实现

    随着微电子技术的迅猛发展,集成电路组成的电子系统集成度越来越高,使得芯片 的复杂性不断上升,单片的成本却不断降低。FPGA产品的逻辑单元越来越多,性能越 来越高,单位成本和功耗向越来越低的方向发展,使得可编程片上系统SOPC(System On Programmable Chip)设计成为必然趋势。SD存储卡因具备体积小、储容量高、可擦写、 价格低以及非易失性等特点被广泛应用于手机、数码相机、MP3播放器等领域。 美国Altera公司开发的基于SOPC技术的Nios U嵌入式处理器,是一个可变结构、 通用型的32位RISC嵌入式处理器,设计者可以非常方便地使用SOPC Builder系统开 发工具设计构造以处理器为基础的系统,针对自己的要求配置Nios II软核、Avalon总 线及外围接口系统,体现了面向用户,面向应用的SOPC技术设计思想。应用与Nios II 相关的集成开发平台和辅助开发工具,加快了NiosⅡ系统的设计与验证环节的开发速 度,对于嵌入式系统的产品开发和应用,具有广泛的价值和积极的意义。 本文介绍了基于Nios II嵌入式处理器的SOPC系统的软、硬件设计方法,结合实 验平台资源特点,构建了基于Nios II软核处理器的SD

    标签: SOPC; Nios II; SD存储卡;基本操作

    上传时间: 2015-05-25

    上传用户:wjc511

  • DSP初级熟悉

    初级学习熟悉,双核系统的练习和熟悉,在SYSLINK中的双核系统,自学者进行熟悉的文件

    标签: 双核系统

    上传时间: 2015-06-14

    上传用户:plancking