虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

单相整流

  • 定义锁相环的工作模式:单载波为“1”、BPSK调制为“2”、QPSK调制为“3”

    定义锁相环的工作模式:单载波为“1”、BPSK调制为“2”、QPSK调制为“3”

    标签: BPSK QPSK 调制 定义

    上传时间: 2014-12-22

    上传用户:litianchu

  • 故障指示器;单相接地故障;电流互感器;全波整流有效值电路;单片机

    故障指示器;单相接地故障;电流互感器;全波整流有效值电路;单片机

    标签: 故障指示器 单相 全波整流 单片机

    上传时间: 2014-01-01

    上传用户:磊子226

  • 单桥运行可控硅整流电路导通监视原理分析

    单桥运行可控硅整流电路导通监视原理分析,交直流的,不是程序,设计参考

    标签: 运行 可控硅 整流电路

    上传时间: 2014-12-03

    上传用户:skfreeman

  • 由单运放构成的精密全波整流电路

    由单运放构成的精密全波整流电路,欢迎大家参考学习,谢谢!

    标签: 单运放 全波整流 精密 电路

    上传时间: 2016-05-16

    上传用户:legenderw

  • PWM整流电路的原理分析

    无论是不控整流电路,还是相控整流电路,功率因数低都是难以克服的缺点.PWM整流电路是采用PWM控制方式和全控型器件组成的整流电路,本文以《电力电子技术 教材为基础,详细分析了单相电压型桥式PWM整流电路的工作原理和四种工作模式.通过对PWM整流电路进行控制,选择适当的工作模式和工作时间间隔,交流侧的电流可以按规定目标变化,使得能量在交流侧和直流侧实现双向流动,且交流侧电流非常接近正弦波,和交流侧电压同相位,可使变流装墨获得较高的功率因数.:PWM整流电路:功率因数:交流侧:直流侧传统的整流电路中,晶闸管相控整流电路的输入电流滞后于电压,其滞后角随着触发角的增大而增大,位移因数也随之降低。同时输入中谐波分量也相当大、因此功率因数很低。而二极管不控整流电路虽然位移因数接近于1,但输入电流中谐波分量很大,功率因数也较低。PWM整流电路是采用PWM控制方式和全控型器件组成的整流电路,它能在不同程度上解决传统整流电路存在的问题。把逆变电路中的SPWM控制技术用于整流电路,就形成了PWM整流电路。通过对PWM整流电路进行控制,使其输入电流非常接近正弦波,且和输入电压同相位,则功率因数近似为1。因此,PWM整流电路也称单位功率因数变流器。

    标签: pwm 整流电路

    上传时间: 2022-06-20

    上传用户:

  • 三相半波晶闸管相控整流电路设计

    三相可控整流电路的控制量可以很大,输出电压脉动较小,易滤波,控制滞后时间短,因此在工业中几乎都是采用三相可控整流电路。在电子设备中有时也会遇到功率较大的电源,例如几百瓦甚至超过1-2kw的电源,这时为了提高变压器的利用率,减小波纹系数,也常采用三相整流电路。另外由于三相半波可控整流电路的主要缺点在于其变压器二次侧电流中含有直流分量,为此在应用中较少。而采用三相桥式全挖整流电路,可以有效的避免直流磁化作用。实际中,由于三相相控桥式整流电路输出电压脉动小、脉动频率高、网侧功率因数高以及动态响应快,在中、大功率领域中获得了广泛应用,但是三相半波相控整流电路是基础,其分析方法对研究其他整流电路非常有益。

    标签: 整流电路 晶闸管

    上传时间: 2022-06-22

    上传用户:

  • 基于saber2007仿真的移相全桥DC-DC变换器,单路原理图,使用UC3875芯片.zip

    基于saber2007仿真的移相全桥DC-DC变换器,单路原理图,使用UC3875芯片.zip

    标签: DC-DC变换器

    上传时间: 2022-06-28

    上传用户:

  • 带整流负载的同步发电机的分析与研究.rar

    带整流负载的同步发电机在一些需要高品质直流电源的场所,如舰船电力推进、邮电通讯、飞机等电源系统得到了广泛应用,并且受到了许多学者的关注,其研究领域主要涉及数字仿真、数学模型、稳态分析以及运行稳定性等方面。 本文对MATLAB/Simulink中的电机模型进行了深入的研究。针对MATTAB中电机仿真模型的不足和本文研究的需要,提出了同步发电机定、转子分解的状态方程,利用MATLAB工具箱建立了新的同步电机仿真模型并进行了封装,为进行带整流桥负载同步电机系统的分析与研究打下了很好的基础。 对带整流桥负载同步发电机整流系统稳态运行特性进行了分析,采用定、转子分解模型建立了整流系统仿真模型。证明了在假定转子磁链守恒,即忽略转子电阻影响的条件下,定、转子分解模型很容易转变为带三相对称非线性负载的同步电机稳态分析模型。介绍了根据这一模型推导出的解析计算公式,给出了计算方法和步骤,并编写了计算程序,便于工程上直接使用。与仿真结果的对比验证了该解析计算的正确性。同时,仿真证实了忽略转子电阻影响会给计算结果带来一定的误差,但是,在转子电阻正常值范围内,忽略其影响是允许的。 对带有反电动势负载的同步发电机整流系统的稳定性进行了仿真研究,将系统中的各个参数对系统稳定性的影响进行了仿真。为了解决稳定性仿真计算量大、计算时间长的问题,利用同步电机换相计算的稳态公式,对同步电机分解模型的定子部分和整流桥部分进行了简化处理,得到了同步发电机整流系统稳定性分析简化模型。通过两种模型的仿真计算,证实了该简化模型与非简化模型的仿真结果相当一致。这样既解决了带有反电动势负载的同步发电机整流系统的稳定性仿真计算的计算速度问题,也证明了换相过程及其产生的谐波对系统的稳定性没有影响。

    标签: 整流 同步发电机

    上传时间: 2013-06-19

    上传用户:tinawang

  • 50V50A移相全桥ZVSDCDC变换器的设计.rar

    随着通讯技术和电力系统的发展,对通讯用电源和电力操作电源的性能、重量、体积、效率和可靠性都提出了更高的要求。而应用于中大功率场合的全桥变换器与软开关的结合解决了这一问题。因此,对其进行研究设计具有十分重要的意义。 首先,论文阐述PWM DC/DC变换器的软开关技术,且根据移相控制PWM全桥变换器的主电路拓扑结构,选定适合于本论文的零电压开关软开关技术的电路拓扑,并对其基本工作原理进行阐述,同时给出ZVS软开关的实现策略。 其次,对选定的主电路拓扑结构进行电路设计,给出主电路中各参量的设计及参数的计算方法,包括输入、输出整流桥及逆变桥的器件的选型,输入整流滤波电路的参数设计、高频变压器及谐振电感的参数设计以及输出整流滤波电路的参数设计。 然后,论述移相控制电路的形成,对移相控制芯片进行选择,同时对移相控制芯片UC3875进行详细的分析和设计。对主功率管MOSFET的驱动电路进行分析和设计。 最后,基于理论计算,对系统主电路进行仿真,研究其各部分设计的参数是否合乎实际电路。搭建移相控制ZV SDC/DC全桥变换器的实验平台,在系统实验平台上做了大量的实验。 实验结果表明,论文所设计的DC/DC变换器能很好的实现软开关,提高效率,使输出电压得到稳定控制,最后通过调整移相控制电路,可实现直流输出的宽范围调整,具有很好的工程实用价值。

    标签: ZVSDCDC 50V50A 移相全桥

    上传时间: 2013-08-04

    上传用户:zklh8989

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-10

    上传用户:yd19890720