虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

动态时钟

  • 基于ARMuClinux的邮用电子动态秤的新型智能仪表的开发

    动态称重技术具有称重精度高、速度快的优点,在许多生产部门有广泛的应用。本文所涉课题对实验室现有的动态称重系统的仪表进行了改造和升级,为其增加了条码识别和以太网接入两个主要功能,开发出了一款新型智能仪表,在邮政部门的业务结算中用来快速稽核大宗邮件的名义重量。 本文以嵌入式技术为平台,根据智能仪表不同功能模块的处理特点,有针对性地利用ARM微处理器提供的多种硬件资源,uClinux操作系统提供的多种BH和锁机制,解决了实际出现的问题。 本文以邮件称重和条码识别两个功能模块作为重点,兼顾其他模块,介绍了新型智能智能仪表的软件和硬件设计。并展示了课题最终的成果,达到了预期的设计要求。

    标签: ARMuClinux 电子 动态 智能仪表

    上传时间: 2013-07-29

    上传用户:a296386173

  • 基于ARM的便携式远程动态心电记录仪的研究

    心脏疾病一直是威胁人类生命健康的主要疾病之一。研究无创的心电信号检测设备来检测与评价心脏功能的状况,并研究心脏疾病的成因是生物医学电子学的重要研究课题之一。动态心电记录仪(Holter)是用于记录24小时长时间心电图的一种设备。研制高性能的动态心电记录、监护系统对于心血管疾病的诊断和治疗具有十分重要的意义。 Holter技术发展至今已有几十年历史,但目前的Holter仍存在许多不足之处:(1)许多Holter采用8位、16位单片机作为控制系统,运算能力有限,无法加入自动诊断功能:(2)数据存储采用固定焊接在板上的存储芯片,容量小,数据取出回放不方便;(3)大部分Holter还不能实现心电信号的实时远程传输,心电数据的分析以及分析报告的获取往往要滞后好几天时间,不利于心脏疾病的及早诊断及治疗。 针对这些不足,本文设计了一个基于ARM(一种32位嵌入式处理器)的动态心电记录仪。该记录仪具有运算功能强、能够实现心电信号实时远程网络传输的特点。为确保信息不会因网络传输故障而丢失,本系统同时还采用了便于携带的SD(Secure Digital Memory)闪存卡作为存储媒介,具有大容量数据存储的功能。本文设计的系统主要完成的任务有心电信号的采集、心电信号的放大滤波、心电信号的显示和心电信号的存储与传输。整个系统由一片ARM嵌入式微处理器控制,本系统中采用的嵌入式微处理器是三星的S3C44BOX。放大和滤波电路主要是对电极导联传来的心电信号进行放大和滤除干扰信号,以获取合适的信号大小并保证采集的心电信号的正确性。心电信号的显示是把心电信号实时地显示在Holter的液晶屏上,能使患者直观地观察到自己的心电信号情况。心电信号的存储采用了容量大、成本及功耗低并且体积小方便携带的SD卡来存储心电数据。心电数据的传输是通过以太网实现的,以太网可以实现快速、高正确率的传输。传输的数据由医院内的服务器接收,并且在服务器端对心电信号进行相应的显示和处理。为实现上述功能编写的系统软件包括Holter的Bootloader的设计、uCLINUX操作系统的移植、A/D转换程序、液晶屏的控制及菜单程序、SD卡FAT文件格式的数据存储和服务器端数据接收、波形显示程序。本系统经过一定的实验证明符合设计要求,具有体积小、成本低、使用方便的特点。

    标签: ARM 便携式 远程 动态

    上传时间: 2013-07-10

    上传用户:Amos

  • 基于ARM的高性能动态计量控制系统研究与开发

    本论文以建材行业为背景,以当前我国水泥生产新工艺——预分解窑生产线推广普及阶段在关键技术与装备的迫切需求为论文的研究目标,针对水泥配料生产环节中的计量精度和操作性能上的问题与不足,引进新技术,致力研究开发新型高性能动态计量控制系统。 论文在对提高动态计量系统性能的理论和技术进行深入研究的基础上,提出有特色的高精度称重与测速的方法和实现技术。在采取动、静态双秤动态计量结构等改进性能的有效技术措施的基础上,对新型动态计量控制系统的总体方案进行设计。 论文完成了基于嵌入式ARM微处理器的新型动态计量控制系统的硬件和软件设计工作,重点对称重与测速的稳定性和准确性进行改进;整个系统采用自组织现场总线组网,以加强整个系统的信息交换能力;采用组态软件建立上位机监控管理软件,方便组态,易于监控,以便明显的提高操作性能。 论文研究开发的新型动态计量控制系统已经应用到学校教学实践基地,特别是学生的工程能力训练中,而且作为新装备也可以应用到实际生产中,同时,作为应用基础理论技术,在将来可以更进一步改善研究。

    标签: ARM 性能 动态 计量

    上传时间: 2013-06-03

    上传用户:集美慧

  • DS12C887中文资料 (实时时钟芯片)

    DS12C887 实时时钟芯片功能丰富,可以用来直接代替IBM PC 上的时钟日历芯片DS12887,同时,它的管脚也和MC146818B、DS12887 相兼容。由于DS12C887 能够自动产生世

    标签: C887 12C 887 DS

    上传时间: 2013-06-20

    上传用户:hhkpj

  • 基于ARM的压电薄膜轴的车辆动态称重系统嵌入式研究与设计

    WIM动态称重系统的研究对于保护公路的正常使用有着非常重要的经济利益和社会价值。针对我国公路WIM系统的研究现状和存在的问题,提出了新的思路、解决办法和改进措施,用以提高整个WIM系统的各项性能指标。 基于ARM的压电薄膜轴的车辆动态称重系统的嵌入式研究与设计,致力于提高WIM系统精度等各项性能指标,其采用了高新的软硬件技术,是一个比较有研究意义的课题。 本文首先从分析称重原理入手,提出了一个改进的系统整体设计方案,在该方案的前提下,通过不断地试验修改,搭建了一个基于Labview的现场模拟实验系统,为下一步研究和整个系统的实现打下了坚实的基础。本文所做的具体工作,概括起来有如下几点: 第一,简要地介绍了基于压电薄膜轴的WIM系统原理、影响因素以及课题研究的意义等; 第二,给出了系统整体设计方案,并设计了多个信号调理电路,诸如电荷放大电路,隔离电路以及滤波电路等; 第三,采用了32位的微处理器,并采用了一种比较完善的数据处理方法,提高了系统的软硬件技术,在此基础上研究设计了基于ARM-μgC/OS-Ⅱ的WIM嵌入式系统平台,完成了系统的软硬件设计、实现及操作系统移植; 最后,设计并实地进行了一个新的试验,即基于LabVIEW8.2的数据采集卡的现场模拟试验,给出了试验结果和分析。该试验方便于测量与数据采集,可得到较为精准的现场数据,为后续的数据处理打下了基础;

    标签: ARM 压电 动态称重系统 薄膜

    上传时间: 2013-07-29

    上传用户:源弋弋

  • 保密通信中RS编解码的FPGA实现

    由于信道中存在干扰,数字信号在信道中传输的过程中会产生误码.为了提高通信质量,保证通信的正确性和可靠性,通常采用差错控制的方法来纠正传输过程中的错误.本文的目的就是研究如何通过差错控制的方法以提高通信质量,保证传输的正确性和可靠性.重点研究一种信道编解码的算法和逻辑电路的实现方法,并在硬件上验证,利用码流传输的测试方法,对设计进行测试.在以上的研究基础之上,横向扩展和课题相关问题的研究,包括FPGA实现和高速硬件电路设计等方面的研究. 纠错码技术是一种通过增加一定的冗余信息来提高信息传输可靠性的有效方法.RS码是一种典型的纠错码,在线性分组码中,它具有最强的纠错能力,既能纠正随机错误,也能纠正突发错误.在深空通信,移动通信以及数字视频广播等系统中具有广泛的应用,随着RS编码和解码算法的改进和相关的硬件实现技术的发展,RS码在实际中的应用也将更加广泛. 在研究中,对所研究的问题进行分解,集中精力研究课题中的重点和难点,在各个模块成功实现的基础上,成功的进行系统组合,协调各个模块稳定的工作. 在本文中的EDA设计中,使用了自顶向下的设计方法,编解码算法每一个子模块分开进行设计,最后在顶层进行元件例化,正确实现了编码和解码的功能. 本文首先介绍相关的数字通信背景;接着提出纠错码的设计方案,介绍RS(31,15)码的编译码算法和逻辑电路的实现方法,RTL代码编写和逻辑仿真以及时序仿真,并讨论了FPGA设计的一般性准则以及高速数字电路设计的一些常用方法和注意事项;最后设计基于FPGA的硬件电路平台,并利用静态和动态的方法对编解码算法进行测试. 通过对编码和解码算法的充分理解,本人使用Verilog HDL语言对算法进行了RTL描述,在Altera公司Cyclone系列FPGA平台上面实现了编码和解码算法. 其中,编码的最高工作频率达到158MHz,解码的最高工作频率达到91MHz.在进行硬件调试的时候,整个系统工作在30MHz的时钟频率下,通过了硬件上的静态测试和动态测试,并能够正确实现预期的纠错功能.

    标签: FPGA 保密通信 RS编解码

    上传时间: 2013-07-01

    上传用户:liaofamous

  • FPGA内嵌200MHz低噪声锁相环时钟发生器

    FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出了电荷泵锁相环器件参数的计算表达式。其次,研究了环形振荡器和锁相环的相位噪声特性。由于噪声性能是时钟发生器设计中的关键指标,本工作对此进行了较为详细的分析。相位噪声和抖动是衡量时钟信号的两个主要指标。文中从理论上推导了一阶锁相环的噪声特性,并建立了由噪声分析抖动和由抖动分析噪声的解析表达式关系,并讨论了环路低噪声设计的基本原则。在前面讨论和分析的基础上,利用Hynix0.35umCMOS工艺设计了200MHz电荷泵锁相环时钟发生器,并进行了仿真。设计中环形振荡器的延迟单元采用replica偏置结构,把延迟单元输出摆幅限定在确定范围,尾电流源采用cascode结构,增强电路对电源和衬底噪声的抑制作用。通过增加限流管,改善电荷泵中的开关的非理想特性。

    标签: FPGA 200 MHz 内嵌

    上传时间: 2013-04-24

    上传用户:变形金刚

  • 单片机时钟系统

    教你如何做时钟,做一个你想要的万年历,不错的哦,想的请下载

    标签: 单片机 时钟

    上传时间: 2013-05-16

    上传用户:hainan_256

  • 基于vc6.0串口通信动态链接库(DLL)的设计与应用

    在比较常用串口通信实现形式的利弊基础上,针对某厂轮胎里程试验机监控系统的特点,设计并实现了串口通信动态链接库(DLL),详细介绍了多线程理论、重叠I/O方式,给出了程序流程图,对一些关键代码进行了说明

    标签: 6.0 DLL vc 串口通信

    上传时间: 2013-07-19

    上传用户:songnanhua

  • LED旋转时钟制作的相关资料

    超级绚丽的LED旋转时钟,相关的制作资料,,,,,

    标签: LED 旋转时钟

    上传时间: 2013-05-24

    上传用户:luominghua