电子秒表的设计 1、用系统8253定时器提供的55ms定时单位,设计秒表定时程序。 2、有关系统定时方法: PC机系统中的8253定时器0工作于方式3,外部提供一个时钟作为CLK信号, 频率:f=1.1931816MHz。 定时器0输出方波的频率:fout=1.1931816/65536=18.2Hz。 输出方波的周期Tout=1/18.2=54.945ms。8253A每隔55ms引起一次中断,作为定时信号。可用 5945ms作基本计时单位。 用BIOS调用INT 1AH可以取得该定时单位。例:1秒=18.2 (计时单位)
上传时间: 2016-03-13
上传用户:asdkin
秒表/时钟计时器的设计采用AT89C52单片机,最小化应用设计;采用共阳七段LED显示器,P0口输出段码数据,P2.0-P2.5口作列扫描输出,P1.0、P1.1、P1.2口接三个按钮开关,用以调时及功能设置。为了提供共阳LED数码管的驱动电压,用三极管8550作电源驱动输出。
上传时间: 2014-01-22
上传用户:kiklkook
基于USB2[1].0的同步高速数据采集器的设计 原理方案及其电路图
上传时间: 2013-12-25
上传用户:onewq
描述了一个8 通道压频转换( ) 数据采集器的硬件设计和实现过程. 该数据采集 V FC 程序 原理
上传时间: 2013-12-30
上传用户:yxgi5
1.数据采集器单片机设计 2 系统应用软件设计
上传时间: 2016-03-14
上传用户:bruce
图书管理系统 功能器求与程序的关系接口设计
上传时间: 2013-12-22
上传用户:cxl274287265
题目:抢答器控制模拟程序设计 任务: 用汇编语言模拟设计一抢答器工作的程序。,该抢答器。抢答开始后,显示各抢答输入的时间,并将最快抢答标识为红色,且闪烁。当抢答成功后,即播放一小段乐曲,以示祝贺。时间分辨率不低于10。 抢答输入由计算机键盘输入。 基本要求: 1. 具有8个抢答输入。 2. 显示抢答剩余时间(初始10秒)。 3. 显示抢答成功者。 扩展要求: 1. 抢答成功后,有声音提示。 2. 时间分辨率小于10ms。 3. 完善其它自定义功能。
上传时间: 2016-03-18
上传用户:ztj182002
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远远高于使用单片机或模拟方式实现的系统,外围电路简单。该数字频率计达到预期要求,实现了可变量程测量,测量范围0.1Hz—9999MHz,精度可达0.1Hz。
上传时间: 2016-03-20
上传用户:qq521
求(汇编语言课程设计)八位数字抢答器
上传时间: 2016-03-23
上传用户:leixinzhuo
基于MSP430单片机TimerB的数字->模拟信号转换的设计.利用MSP430定时器B产生PWM,然后再通过RC滤波,得到直流或交流电压信号.此方法成本低廉,可靠性高,易于使用.
上传时间: 2013-11-26
上传用户:lanjisu111