MQAM调制器的设计与实现.pdf 三篇相关文篇,共享给大家
上传时间: 2015-09-13
上传用户:2404
3-8译码器学校课程设计上载以大家共享,如有不足请多指教
上传时间: 2013-11-28
上传用户:csgcd001
分频器 FPGA程序设计 二分频 对硬件设计有很大用处
上传时间: 2014-01-25
上传用户:z754970244
在语音播控记事器的设计中,89C51单片机起到了很重要的作用,它广泛的应用于各个领域中。语音播控记事器在生活中占了重要的位置,具有很好的普及应用的前景。
标签: 语音
上传时间: 2015-09-17
上传用户:日光微澜
用verilog设计密勒解码器 一、题目: 设计一个密勒解码器电路 二、输入信号: 1. DIN:输入数据 2. CLK:频率为2MHz的方波,占空比为50% 3. RESET:复位信号,低有效 三、输入信号说明: 输入数据为串行改进密勒码,每个码元持续时间为8μs,即16个CLK时钟;数据流是由A、B、C三种信号组成; A:前8个时钟保持“1”,接着5个时钟变为“0”,最后3个时钟为“1”。 B:在整个码元持续时间内都没有出现“0”,即连续16个时钟保持“1”。 C:前5个时钟保持“0”,后面11个时钟保持“1”。 改进密勒码编码规则如下: 如果码元为逻辑“1”,用A信号表示。 如果码元为逻辑“0”,用B信号表示,但以下两种特例除外:如果出现两个以上连“0”,则从第二个“0”起用C信号表示;如果在“通信起始位”之后第一位就是“0”,则用C信号表示,以下类推; “通信起始位”,用C信号表示; “通信结束位”,用“0”及紧随其后的B信号表示。 “无数据”,用连续的B信号表示。
上传时间: 2013-12-02
上传用户:wang0123456789
本设计以AT89C52为核心,充分利用AT89C52的三个定时/计时器,采用测量N个周期信号波形的算法.实现了频率,周期高精度的测量.
上传时间: 2015-09-24
上传用户:上善若水
循环纠错码译码器VHDL代码。通信方面FPGA设计基础代码。
上传时间: 2013-12-09
上传用户:xyipie
人民币智能分捡器硬件系统设计 人民币智能分捡器硬件系统设计
上传时间: 2013-12-26
上传用户:BOBOniu
单片机宏汇编器的源程序。给一些爱好者作为学习编译原理和 C 程序设计的例子.
上传时间: 2015-09-29
上传用户:Amygdala
一个基于VB的网络信息发送器,可做毕业设计参考
上传时间: 2013-12-19
上传用户:古谷仁美