虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

动器设计

  • LM2576 DC-DC降压型电源转换器设计,固定输出5V或12V电路图及PCB尺寸

    LM2576 DC-DC降压型电源转换器设计,固定输出5V或12V电路图及PCB尺寸

    标签: lm2576 电源转换器

    上传时间: 2022-07-27

    上传用户:

  • 基于STM32F单片机的音乐播放器设计

    该文档为基于STM32F单片机的音乐播放器设计总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,

    标签: stm32 单片机 音乐播放器

    上传时间: 2022-07-29

    上传用户:

  • 基于DSP技术的5kW离网型光伏逆变器设计总结

    该文档为基于DSP技术的5kW离网型光伏逆变器设计总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,

    标签: dsp

    上传时间: 2022-08-10

    上传用户:kingwide

  • 高压变频器前侧逆变晶闸管自供电驱动系统研究与设计.rar

    随着电力电子技术的发展,高压换流设备在工业应用中日益广泛。其核心元件晶闸管(SCR)的电压与电流越来越高(已达到10KV/10KA以上),应用场合要求也越来越高。在国际上,晶闸管的光控技术发展日益成熟。根据对国内晶闸管技术发展前景和需求的展望,本文采用自供电驱动技术与光控技术相结合,研发光控自供电晶闸管驱动控制板,然后与晶闸管本体相结合即形成光控晶闸管工程化实现模型,其可作为光控晶闸管的替代技术。 在工程应用中,光控晶闸管的典型应用场合为四象限高压变频器和国家大型直流输变电系统等。随着国家节能工程的实施,高压变频器的应用范围越来越广泛,已成为工业节能中的重要环节。高压直流换流系统难度大,技术复杂,要求高,本论文研究的光控晶闸管替代技术只作为其储备技术之一。本论文以电流源型高压变频器作为该光控晶闸管替代技术的应用背景重点阐述。 电流源型高压变频器为了提高单机容量,通常是数个SCR串联使用。随着系统容量越来越大,装置对高压开关器件的要求也越来越高。如果一组串联SCR中某一个SCR该导通时没有导通,那么加在该组SCR上的电压都将加到该SCR上形成过电压,造成该器件的击穿损坏,甚至于一组串联SCR都被烧坏。为了克服上述问题,保证高压变频器中串联晶闸管能够安全可靠的工作,提高系统可靠性,有必要为晶闸管配备后备驱动系统。本文提出了给SCR驱动电路增设自供电驱动系统——SPDS (Self—Powered Drive System)的解决办法。SPDS基本功能是通过高位取能电路利用RC缓冲电路中的能量为监测电路和后备触发电路提供正常工作所需要的能量。它的优点是由于缓冲电路与晶闸管同电位,自供电驱动系统要求的电压隔离水平可以从几千伏降低到几百伏,节省了高压隔离变压器,节省了成本和体积,提高了系统可靠性。国外对相关内容已经有了深入研究,并将其应用在高压变频器产品中。在国内,目前还没有查到相关文献。本文为基于晶闸管的电流源型高压变频器设计了一种高压晶闸管自供电驱动系统,填补了国内空白,为自供电驱动系统的推广应用和其他高压开关器件自供电驱动系统的研制提供了参考。 本文详细介绍了串联高压晶闸管驱动系统的要求和RC缓冲电路的工作特 点,进而提出了SPDS的工作原理和具体实现方式,阐述了SPDS各部分组成及其功能。SPDS的核心技术是取能回路和触发方式的设计。本文在比较各种高压取能方式和触发方式优缺点的基础上,选择采用RC缓冲取能方式和光纤触发方式。 论文基于Multisim10仿真软件,结合高压晶闸管自供电驱动系统取能电路的原理,对高压晶闸管自供电驱动系统的核心部分——SPDS取能电路进行了仿真。通过搭建带SPDS取能电路的单相晶闸管仿真电路和电流源型高压变频器前侧变流电路的仿真模型,详细讨论了影响RC取能回路正常工作的各种因素。同时,通过设定仿真电路的参数,分析了其工作状况。根据得到的仿真波形图,证明了高压晶闸管自供电驱动系统可以达到有效触发晶闸管导通的设计目标,具有可行性。 为考察SPDS的实际工作性能,本文搭建了简易的SPDS低压硬件实验平台,为其高压条件下的工程化应用打好了基础。 在论文的最后,对高压晶闸管自供电驱动系统的发展方向进行了展望。 关键词:高压变频器;晶闸管驱动;自供电系统;高压换流;光控晶闸管

    标签: 高压变频器 逆变 晶闸管

    上传时间: 2013-05-26

    上传用户:riiqg1989

  • 基于DSP的自适应噪声抵消器设计.rar

    本文的目的在于设计一个自适应噪音抵消系统,使其能消除含噪语音信号中的背景噪音,达到提高语音信号质量的目的.主要工作分为两大部分.本文在第一部分介绍了自适应数字滤波器的基本理论思想,具体阐述了自适应噪声抵消系统基本原理,并对自适应噪声抵消系统的指标、抵消性能进行了计算分析.自适应滤波器的算法是整个系统的核心,在第一部分中,对两种最基本的自适应算法,进行了详细的介绍和分析,并针对两种算法的优缺点进行了详细的比较.这一部分中最关键的是对设计的噪声抵消系统进行计算机仿真,验证系统设计的合理性和算法的正确性.通过对自适应噪声抵消器的MATLAB仿真及对仿真图形的分析,验证了系统设计和自适应算法的可行性.第二部分主要完成自适应噪声抵消系统的硬件设计和软件编程.在第一部分计算机仿真分析的基础上,利用高速信号处理芯片DSP(TMS320LF2407)设计了一个噪声干扰抵消系统,在高速信号处理芯片(TMS320LF2407)上开发实现了自适应LMS算法.

    标签: DSP

    上传时间: 2013-06-28

    上传用户:zklh8989

  • 基于FPGA的Turbo码编译码器设计.rar

    作为性能优异的纠错编码,Turbo码自诞生以来就一直受到理论界以及工程应用界的关注。TD—SCDMA是我国拥有自主知识产权的3G通信标准,该标准把Turbo码是作为前向纠错体制,但Turbo码的译码算法比较复杂并且需要多次迭代,这造成Turbo码译码延时大,译码速度慢,因此限制了Turbo码的实际应用。因此有必要研究如何将现有的Turbo码译码算法进行简化,加速,使其转化成为适合在硬件上实现的算法,将实验室的理论研究成果转化成为硬件产品。 论文主要的研究内容有以下两点: 其一,提出信道自适应迭代译码方案。在事先设定最大迭代次数的情况下,自适应Turbo码译码算法能够根据信道的变化自动调整迭代次数。 仿真结果表明:该自适应迭代译码方案能够根据信道的变化自动调整迭代次数,在保证译码性能基本上没有损失的情况下,有效减少译码时间,明显提高译码速度。 其二,根据得到的信道自适应迭代译码方案,借助Xilinx公司Spartan3 FPGA硬件平台,使用Verilog硬件描述语言,将用C/C++语言写成的信道自适应迭代译码算法转化成为硬件设计实现,得到硬件电路,并对得到的译码器硬件电路进行测试。 测试结果表明:随着信道的变化,硬件电路的译码速度也随之自动变化,信噪比越高译码速度越快,并且硬件译码器性能(误比特率)与实验仿真基本一致。

    标签: Turbo FPGA 编译码器

    上传时间: 2013-05-31

    上传用户:huyiming139

  • 基于FPGA的Viterbi译码器设计与实现.rar

    卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积码不同,因此设计可重配置的Viterbi译码器,使其能够满足多种通信系统的应用需求,具有很重要的现实意义。 本文设计了基于FPGA的高速Viterbi译码器。在对Viterbi译码算法深入研究的基础上,重点研究了Viterbi译码器核心组成模块的电路实现算法。本设计中分支度量计算模块采用只计算可能的分支度量值的方法,节省了资源;加比选模块使用全并行结构保证处理速度;幸存路径管理模块使用3指针偶算法的流水线结构,大大提高了译码速度。在Xilinx ISE8.2i环境下,用VHDL硬件描述语言编写程序,实现(2,1,7)卷积码的Viterbi译码器。在(2,1,7)卷积码译码器基础上,扩展了Viterbi译码器的通用性,使其能够对不同的卷积码译码。译码器根据不同的工作模式,可以对(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四种广泛运用的卷积码译码,并且可以修改译码深度等改变译码器性能的参数。 本文用Simulink搭建编译码系统的通信链路,生成测试Viterbi译码器所需的软判决输入。使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。在FPGA和DSP组成的硬件平台上进一步测试译码器,译码器运行稳定可靠。最后,使用Simulink产生的数据对本文设计的Viterbi译码器的译码性能进行了分析,仿真结果表明,在同等条件下,本文设计的Viterbi译码器与Simulink中的Viterbi译码器模块的译码性能相当。

    标签: Viterbi FPGA 译码器

    上传时间: 2013-06-24

    上传用户:myworkpost

  • 基于软件无线电的16QAM调制解调器设计与FPGA实现.rar

    本文将高效数字调制方式QAM和软件无线电技术相结合,在大规模可编程逻辑器件FPGA上对16QAM算法实现。在当今频谱资源日趋紧缺的情况下有很大现实意义。 论文对16QAM软件实现的基础理论,带通采样理论、变速率数字信号处理相关抽取内插技术做了推导和分析;深入研究了软件无线电核心技术数字下变频原理和其实现结构;对CIC、半带等高效数字滤波器原理结构和性能作了研究;16QAM调制和解调系统设计采用自项向下设计思想;采用硬件描述语言VerilogHDL在EDA工具QuartusII环境下实现代码输入;对系统调试采用了算法仿真和在系统实测调试相结合方法。 论文首先对16QAM调制解调算法进行系统级仿真,并对实现的各模块的可行性仿真验证,在此基础上,完成了调制端16QAM信号的时钟分频模块、串并转换模块、星座映射、8倍零值内插、低通滤波以及FPGA和AD9857接口等模块;解调器主要完成带通采样、16倍CIC抽取滤波,升余弦滚降滤波,以及16QAM解码等模块,实现了16QAM调制器;给出了中频信号时域测试波形和频谱图。本系统在200KHz带宽下实现了512Kbps的高速数据数率传输。论文还对增强型数字锁相环EPLL的实现结构进行了研究和性能分析。

    标签: FPGA QAM 16

    上传时间: 2013-07-10

    上传用户:kennyplds

  • 基于FPGA的TS流复用器及其接口的设计与实现.rar

    在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。

    标签: FPGA TS流 复用器

    上传时间: 2013-08-03

    上传用户:gdgzhym

  • 基于FPGA的出租车计费器设计.rar

    本文介绍了一种采用单片FPGA 芯片进行出租车计费器的设计方法,主要阐述如何使用新兴的EDA 器件取代传统的电子设计方法,利用FPGA 的可编程性,简洁而又多变的设计方法,缩短了研发周期,同时使出租车计费器体积更小功能更强大。本设计不仅实现了出租车计费器所需的一些基本功能,同时考虑到出租车行业的一些特殊性,更注重了把一些新的思路加入到设计中。主要包括采用了FPGA 芯片,使用VHDL 语言进行编程,使其具有了更强的移植性,更加利于产品升级;利用LCD 液晶显示取代了传统的LED显示,使其在显示时更灵活多变,可以按需要改变显示内容而不拘泥于硬件; 灵活的计价标准设定使得油价波动等成本因数和出租车价格联动成为可能; 同时也增加了统计功能、密码设定、超速警报、路桥费等新的功能使得本设计更加具有实用价值。

    标签: FPGA 出租车计费器

    上传时间: 2013-05-25

    上传用户:wyc199288