利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点
标签: CPLD VHDL 数字逻辑 器件
上传时间: 2013-08-11
上传用户:hn891122
实现USB接口功能的VHDL和verilog完整源代码
标签: verilog VHDL USB 接口功能
上传用户:yangzhiwei
用FPGA器件实现UART核心功能的一种方法.doc
标签: FPGA UART 器件 核心
上传时间: 2013-08-14
上传用户:1583060504
基于Altera的FPGA开发的基于FPGA的AD转换功能,完全通过验证。
标签: FPGA Altera AD转换
上传用户:zhf01y
提供stm32的flash的在线改写烧录功能和spi通讯
标签: flash stm spi 32
上传时间: 2013-08-15
上传用户:gundan
FPGA开发板上写的Verilog代码:\r\n功能是从电脑端发送一个字节,然后把它接收回来。\r\n
标签: Verilog FPGA 开发板 代码
上传用户:copu
FPGA基本功能部件都包含其中,可以实现一般的操作,经修改可应用于普遍。
标签: FPGA 部件
上传时间: 2013-08-18
上传用户:gxf2016
基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
标签: Verilog FPGA HDL 多功能
上传用户:问题问题
有时间显示与设置、秒表、闹钟、日期显示与设置功能,用6个数码管显示。
标签: 闹钟
上传时间: 2013-08-20
上传用户:ttpay
系统应用FPGA技术,通过VHDL编程,在CPLD上实现。电子琴的基本原理是产生各个音符对应的频率,将频率放大后驱动喇叭发出音响。该电子琴包括手动弹奏与自动演奏两种功能,其中手动弹奏时还可录音回放。文中叙述了电子琴的设计原理和分块实现的方法,详细介绍各模块的设计及模块之间的连接组合方法,还包括电子琴的使用说明。
标签: FPGA 系统应用
上传时间: 2013-08-24
上传用户:zhqzal1014