设计一个数字钟,要求开机时,显示00:00:00的时间开始计时,并且用3个按键分别控制控制“秒”“分”“时”的调整,每按一次加1秒、1分;和1个小时。
上传时间: 2013-04-24
上传用户:851197153
本文采用分圆格方法,设计了一种简化型具全分集、满速率特性的四发四收准正交空时分组码。该准正交空时分组码不仅比传统的基于星座调制技术的四发四收准正交空时码具有更大的分集增益上界,而且比已有的八发一收分圆准正交空时码在误码率和信道容量、以及中断概率等方面皆具有显著的优越性。
上传时间: 2014-12-29
上传用户:dragonhaixm
介绍了MIMO的基本原理,并在此基础上对MIMO在不同移动通信系统中的应用进行了阐述,最后介绍了R&S公司的相应测试解决方案。 1 引言 对于所有的无线通信系统而言,无论是3GPP UMTS这样的移动无线网络,还是像WLAN那样的无线局域网,除了通过高阶调制或更大的信号带宽这样传统的方式来提高数据速率以外,还可以通过多天线技术来提高信道的容量。作为未来移动通信的必选项目,MIMO已经引起了更多的关注,而对于MIMO系统的实现和测试,也成为通信行业的热点及难点。本文在介绍MIMO的基本原理以及在MIMO不同移动通信标准表现形式的基础上,介绍R&S公司提供的相应测试解决方案,可以满足不同客户、不同标准及不同阶段的MIMO系统测试需求。 2 MIMO基本原理 根据不同的传输信道类型,可以在无线系统中使用相应的分集方式。目前,主要的分集方式包括时间分集(不同的时隙和信道编码)、频率分集(不同的信道、扩频和OFDM)以及空间分集等。多天线系统利用的就是空间方式,而MIMO作为典型的多天线系统,可以明显提高传输速率。而在实际的无线系统中,可以根据实际情况使用一种或者多种分集方式。
上传时间: 2013-12-26
上传用户:dave520l
知道成绩表,按分块查找法查找学号为几的各科成绩,索引表分3块。
标签:
上传时间: 2015-04-27
上传用户:llandlu
输入30个数到一个5行6列数组,经排序后该数组各元素值按行从小到大排列,并显示该二维数组。 要求:直接在该数组中排序,不得转存于一个一维数组。
上传时间: 2013-12-19
上传用户:缥缈
EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电路进行校时、校分、校秒, 可发挥部分:使闹钟具有可整点报时与定时闹钟的功能。
上传时间: 2015-08-06
上传用户:zhangyi99104144
数值分析中的欧拉算法 本文建立在數值分析的理論基礎上,能夠在Matlab環境中運行,給出了理論分析、程序清單以及計算結果。更重要的是,還有詳細的對算法的框圖說明。首先運用Romberg積分方法對給出定積分進行積分,然後對得到的結果用插值方法,分別求出Lagrange插值多項式和Newton插值多項式,再運用最小二乘法的思想求出擬合多項式,最後對這些不同類型多項式進行比較,找出它們各自的優劣。
上传时间: 2013-12-18
上传用户:yoleeson
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!
上传时间: 2014-01-02
上传用户:LIKE
dbpsk信号的调制解调matlab代码实现的一个例子,调制时差分编码,这样用1bit延迟差分检测的结果,直接就是原码,解调采用1bit差分延迟检测.
上传时间: 2016-02-19
上传用户:问题问题
EDA课程设计,包含源码和文档说明,实现秒表计数和闹钟功能,使用VHDL语言编写 已完成功能 1. 完成时/分/秒的依次显示并正确计数,利用六位数码管显示; 2. 时/分/秒各段个位满10正确进位,秒/分能做到满60向前进位,有系统时间清零功能; 3. 定时器:实现整点报时,通过扬声器发出高低报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 闹钟:实现分/时闹钟设置,在时钟到达设定时间时通过扬声器响铃。有静音模式。 待改进功能: 1. 系统没有万年历功能,正在思考设计方法。 2. 应添加秒表功能。
标签: EDA
上传时间: 2016-03-15
上传用户:thesk123