虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

冰点,一个不一样的神器

  • 一个好用的PHP+MYSQL的拍卖网站.用户不需要注册就可以使用~

    一个好用的PHP+MYSQL的拍卖网站.用户不需要注册就可以使用~

    标签: MYSQL PHP 网站 用户

    上传时间: 2013-12-16

    上传用户:duoshen1989

  • 一个很有用的MATLAB7.0时频分析工具箱

    一个很有用的MATLAB7.0时频分析工具箱,不会让大家失望的

    标签: MATLAB 7.0 时频分析 工具箱

    上传时间: 2014-01-27

    上传用户:Amygdala

  • 一个JAVA写的功能完整的计算器

    一个JAVA写的功能完整的计算器,包括标准型和科学型,跟Windows带的几乎一样,是学习写计算器的一个帮助。

    标签: JAVA 计算器

    上传时间: 2017-02-06

    上传用户:mhp0114

  • 一个EXT可输入下拉框的程序。不清楚的可以下载来看。

    一个EXT可输入下拉框的程序。不清楚的可以下载来看。

    标签: EXT 输入 程序

    上传时间: 2013-12-16

    上传用户:yoleeson

  • 很全的一个代码源程序

    很全的一个代码源程序, 软件设置灵活,以适应不同行业不同单位的实际应用。功能模块可以自由拼装,您不需要的功能模块可以关闭,让系统以最简捷、最适合您工作习惯的方式运行

    标签: 代码 源程序

    上传时间: 2017-02-08

    上传用户:xmsmh

  • 一个用JAVA编成的记事本程序。可实现跟电脑自带得记事本一样的功能

    一个用JAVA编成的记事本程序。可实现跟电脑自带得记事本一样的功能

    标签: JAVA 记事本 程序 电脑

    上传时间: 2014-01-05

    上传用户:hphh

  • 本书里的信息将使你成为一个更好的STL程序员

    本书里的信息将使你成为一个更好的STL程序员,它将让你成为一个更高产的程序员。而且它将让你成为一个更愉快的 程序员,使用STL很有趣,但是有效地使用它更为有趣,这种有趣是它们必须把你拽离键盘,因为你不能相信你争拥有 的好时光。即使对STL的匆匆一瞥也能发现它是一个非常酷的库,但这份酷比你可能想象的更宽更深。我在本书的一个 主要目标是传达给你这个库有多神奇,因为在我编程的差不多30年里,我从未见过任何像STL的东西。你或许也没有。

    标签: STL 程序员

    上传时间: 2014-01-21

    上传用户:dengzb84

  • 采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。

    采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。 4.共有4个通道(ch1、ch2、ch3、ch4),每个通道配备100 Bytes的RAM,当存满数据后停止数据采集并且相应通道的状态位产生报警信号。 5.数据分为8位串行输出,输出时钟由外部数据读取电路给出。 6.具备显示模块驱动功能。由SEL信号设置显示的通道,DISPLAY信号启动所选通道RAM中数值的显示过程。数值顺次显示一遍后显示结束,可以重新设定SEL的值选择下一个通道。模块数据线为8位,显示器件为4个8段LED。 7.数据采集模式如下:单通道采集(由SEL信号选择通道),多通道顺次采集(当前通道采满后转入下一通道),多通道并行采集(每通道依次采集一个数据)。模式由控制信号MODE选择,采集数据的总个数由NUM_COLLECT给出。 8.数据采集过程中不能读取,数据读取过程中不能采集

    标签: VHDL 100 MHz

    上传时间: 2013-12-25

    上传用户:zycidjl

  • 一个非常小的程序

    一个非常小的程序,但却毫不简单.程序使用了Windows的内存越权读写API.实现了对程序自身代码的内存中动态修改,可以高效执行任意指令.例子中动态修改了一个没有意义的空函数,实现了VB不可能编译出来的移位指令.

    标签: 程序

    上传时间: 2014-01-21

    上传用户:wanghui2438

  • 夏宇闻8位RISC_CPU的完整代码+TESTBENCH(已调试) modelsim工程文件

    夏宇闻8位RISC_CPU的完整代码+TESTBENCH(已调试) modelsim工程文件,包括书中所测试的三个程序和相关数据,绝对可用~所有信号名均遵从原书。在论坛中没有找到testbench的,只有一个mcu的代码,但很多和书中的是不一样的,自己改了下下~`````大家多多支持啊~`我觉得书中也还是有些不尽如人意的地方,如clk_gen.v中clk2,clk4是没有用的,assign clk1=~clk再用clk1的negedge clk1来触发各个module也是不太好的,会使时序恶化,综合时很可能会setup vio的,所以觉得直接用clk的上升沿来触发各个module比较好

    标签: TESTBENCH RISC_CPU modelsim 8位

    上传时间: 2014-01-08

    上传用户:ippler8