专辑类-执行器件相关专辑-43册-296M 交流电机数学模型及调速系统-510页-9.1M.pdf
上传时间: 2013-06-07
上传用户:ziyu_job1234
专辑类-EDA仿真相关专辑-56册-2.30G Pspice与电子器件模型-362页-13.9M.pdf
上传时间: 2013-08-05
上传用户:sz_hjbf
开发和研制无铁心永磁电机是当前电机领域的一项重要课题,无铁心永磁电机可以解决传统有铁心电机存在的重量重、损耗高、振动噪声大等问题。开发无铁心永磁电机需要准确计算电机的参数和性能,而实现这一任务的重要前提是获得正确的磁场分布。无铁心永磁电机气隙外没有铁磁材料,其自身的结构特点决定了无铁心永磁电机的气隙磁场属于三维开域磁场,开域磁场工程问题的计算是近年来计算电磁学的研究热点之一。 本文的研究内容是国家高技术研究发展(863)计划项目“新型稀土永磁电机设计与集成技术”的关键技术之一。针对无铁心永磁电机的实际工程问题,计算方法的选择力求既能保证一定的计算精度,又能节约计算机内存和CPU时间。根据对各种开域电磁场计算方法的分析比较,本文将渐近边界条件法和有限元法结合解决无铁心永磁电机三维开域磁场计算问题。 本文主要由以下几部分组成: 第一部分为无铁心永磁电机三维开域磁场计算方法的研究。首先提出了基于标量磁位的渐近边界条件,建立了球形边界的标量磁位渐近边界条件数学模型。为了尽可能减少节点的数量,结合无铁心永磁电机的具体结构,推导了适合于盒形截断边界和圆柱形截断边界上简便易行的一阶和二阶标量渐近边界条件算子,该算子具有简单、有限元实施容易的特点。其次研究并建立了标量渐近边界条件与有限元法结合的三维开域静磁场的数学模型,并提出具体的实施方法,推导出相应的离散方程。通过对具有解析解的长方永磁体三维开域磁场的实例计算,验证了方法和所编程序的正确性,并将渐近边界条件法与截断法在计算精度和人工外边界距离方面做了比较。结果表明:在相同人工外边界情况下,渐近边界条件与截断边界条件相比,计算精度明显提高,二阶渐近边界条件明显优于一阶渐近边界条件。与截断法相比,渐近边界条件法更节约计算机内存和CPU时间,比较好地处理了计算量与计算精度之间的矛盾。 第二部分针对Halbach阵列内转子无铁心永磁电机三维开域磁场问题进行深入研究。利用渐近边界条件法,定量地计算了在定转子均无铁心的情况下电机内部及周围磁场的大小,总结出了Halbach阵列无铁心永磁电机磁场的空间分布规律。 第三部分针对不同拓扑结构的Halbach磁体阵列电机磁场问题进行对比研究。通过大量的计算,探讨了Halbach阵列永磁电机在转子无铁心情况下影响气隙磁密的各种因素,分析了不同Halbach磁体轴向长度对端部漏磁的影响规律,给出了无铁心永磁电机漏磁系数、电枢计算长度等主要设计参数随电机结构尺寸的变化规律。 第四部分针对具有试验数据的三种结构的无铁心永磁电机样机进行了计算和分析,计算结果与试验数据吻合,从而验证了渐近边界条件法处理三维开域磁场问题的有效性和实用性。
上传时间: 2013-06-22
上传用户:ivan-mtk
电气化铁道牵引网在网络拓扑结构、电气元件上具有特殊性,开展数学模型和电气参数研究对掌握其电气性能具有重要意义。 本文主要介绍了电气化铁道牵引网基波与谐波的模型建立与电气参数计算。 借用电力系统中的成熟计算方法,并结合牵引网的拓扑结构和导线的特殊性,阐述了多导体传输线的串联阻抗和并联导纳矩阵的计算方法,给出了计算实例。 各种供电方式的牵引网都可等效成多导体传输线的供电网络,网络上的各种电气参数均可视为串联元件和并联元件。牵引网的均匀多导体传输线采用等值Ⅱ型电路,对其它各种串联与并联元件也分别建模。 用C#语言编制了牵引网模型仿真计算软件,实现了谐波在牵引网中的分布计算。为计算程序设计了良好的人机界面,通过界面可以完成牵引网的参数输入与外部数据读取,计算结果再用.csv格式输出。其中,详细介绍了LU三角算法。 最后,结合京哈线蓟县南牵引变电所供电区段高次谐波谐振测试,分析了牵引网参数对高次谐波谐振的影响,说明了谐振的原因并给出了治理措施。利用程序进行了仿真计算,验证了程序的可用性。
上传时间: 2013-07-23
上传用户:hooooor
统一潮流控制器(UPFC)作为一种典型的FACTS装置,综合了FACTS元件的多种灵活控制手段,能同时或选择地控制线路的基本参数(电压、阻抗、相角),也可交替地控制线路上的有功和无功潮流,还可独立地提供可控的并联无功补偿。因此UPFC被认为是最有创造性,功能最强大的FACTS元件。 首先,本文详细分析了统一潮流控制器的基本结构和工作原理。采用开关函数法建立了电压源型变流器的数学模型,并推导了统一潮流控制器在abc三相坐标系和dq旋转坐标系下的数学模型,该模型考虑到直流环节电容储能的动态变化过程,从而使其更适合于系统的动态特性分析。本文讨论的UPFC控制采用基于两相旋转坐标系下的非线性解耦控制方案,在UPFC的精确模型下具有可快速跟踪给定值的优点,且在dq坐标系下可以实现有功和无功功率的独立控制;在电容电压PI调节中加入电流反馈,使其更接近真实值。 其次,本论文在分析UPFC数学模型的基础上建立了UPFC在MATLAB平台上的仿真模型;然后利用MATLAB建立了三相环形电力系统,将UPFC模型应用到该系统中,着重研究了UPFC对电网电能质量的影响。首先研究了UPFC对故障系统中电网功率的影响以及UPFC对提高故障系统功率稳定性的作用;同时,对UPFC能够抑制无故障系统中系统接入电网时的功率冲击进行了研究。最后,通过仿真波形研究了UPFC对电网故障中电压跌落的补偿作用以及UPFC对正常系统电压的影响,结果发现,UPFC可以保持故障中的系统电压为正弦波。
上传时间: 2013-04-24
上传用户:1406054127
一本很好的汇编语言教程,跟大家一起分享 课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通用寄存器的作用 3 专用寄存器的作用 2.2 存储器的管理模式 1 16位微机的内存管理模式 2 32位微机的内存管理模式 2.3 习题 第3章 操作数的寻址方式 3.1 立即寻址方式 3.2 寄存器寻址方式 3.3 直接寻址方式 3.4 寄存器间接寻址方式 3.5 寄存器相对寻址方式 3.6 基址加变址寻址方式 3.7 相对基址加变址寻址方式 3.8 32位地址的寻址方式 3.9 操作数寻址方式的小结 3.10 习题 第4章 标识符和表达式 4.1 标识符 4.2 简单内存变量的定义 1 内存变量定义的一般形式 2 字节变量 3 字变量 4 双字变量 5 六字节变量 6 八字节变量 7 十字节变量 4.3 调整偏移量伪指令 1 偶对齐伪指令 2 对齐伪指令 3 调整偏移量伪指令 4 偏移量计数器的值 4.4 复合内存变量的定义 1 重复说明符 2 结构类型的定义 3 联合类型的定义 4 记录类型的定义 5 数据类型的自定义 4.5 标号 4.6 内存变量和标号的属性 1 段属性操作符 2 偏移量属性操作符 3 类型属性操作符 4 长度属性操作符 5 容量属性操作符 6 强制属性操作符 7 存储单元别名操作符 4.7 表达式 1 进制伪指令 2 数值表达式 3 地址表达式 4.8 符号定义语句 1 等价语句 2 等号语句 3 符号名定义语句 4.9 习题 第5章 微机CPU的指令系统 5.1 汇编语言指令格式 1 指令格式 2 了解指令的几个方面 5.2 指令系统 1 数据传送指令 2 标志位操作指令 3 算术运算指令 4 逻辑运算指令 5 移位操作指令 6 位操作指令 7 比较运算指令 8 循环指令 9 转移指令 10 条件设置字节指令 11 字符串操作指令 12 ASCII-BCD码调整指令 13 处理器指令 5.3 习题 第6章 程序的基本结构 6.1 程序的基本组成 1 段的定义 2 段寄存器的说明语句 3 堆栈段的说明 4 源程序的结构 6.2 程序的基本结构 1 顺序结构 2 分支结构 3 循环结构 6.3 段的基本属性 1 对齐类型 2 组合类型 3 类别 4 段组 6.4 简化的段定义 1 存储模型说明伪指令 2 简化段定义伪指令 3 简化段段名的引用 6.5 源程序的辅助说明伪指令 1 模块名定义伪指令 2 页面定义伪指令 3 标题定义伪指令 4 子标题定义伪指令 6.6 习题 第7章 子程序和库 7.1 子程序的定义 7.2 子程序的调用和返回指令 1 调用指令 2 返回指令 7.3 子程序的参数传递 1 寄存器传递参数 2 存储单元传递参数 3 堆栈传递参数 7.4 寄存器的保护与恢复 7.5 子程序的完全定义 1 子程序完全定义格式 2 子程序的位距 3 子程序的语言类型 4 子程序的可见性 5 子程序的起始和结束操作 6 寄存器的保护和恢复 7 子程序的参数传递 8 子程序的原型说明 9 子程序的调用伪指令 10 局部变量的定义 7.6 子程序库 1 建立库文件命令 2 建立库文件举例 3 库文件的应用 4 库文件的好处 7.7 习题 第8章 输入输出和中断 8.1 输入输出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中断 1 中断的基本概念 2 中断指令 3 中断返回指令 4 中断和子程序 8.3 中断的分类 1 键盘输入的中断功能 2 屏幕显示的中断功能 3 打印输出的中断功能 4 串行通信口的中断功能 5 鼠标的中断功能 6 目录和文件的中断功能 7 内存管理的中断功能 8 读取和设置中断向量 8.4 习题 第9章 宏 9.1 宏的定义和引用 1 宏的定义 2 宏的引用 3 宏的参数传递方式 4 宏的嵌套定义 5 宏与子程序的区别 9.2 宏参数的特殊运算符 1 连接运算符 2 字符串整体传递运算符 3 字符转义运算符 4 计算表达式运算符 9.3 与宏有关的伪指令 1 局部标号伪指令 2 取消宏定义伪指令 3 中止宏扩展伪指令 9.4 重复汇编伪指令 1 伪指令REPT 2 伪指令IRP 3 伪指令IRPC 9.5 条件汇编伪指令 1 条件汇编伪指令的功能 2 条件汇编伪指令的举例 9.6 宏的扩充 1 宏定义形式 2 重复伪指令REPEAT 3 循环伪指令WHILE 4 循环伪指令FOR 5 循环伪指令FORC 6 转移伪指令GOTO 7 宏扩充的举例 8 系统定义的宏 9.7 习题 第10章 应用程序的设计 10.1 字符串的处理程序 10.2 数据的分类统计程序 10.3 数据转换程序 10.4 文件操作程序 10.5 动态数据的编程 10.6 COM文件的编程 10.7 驻留程序 10.8 程序段前缀及其应用 1 程序段前缀的字段含义 2 程序段前缀的应用 10.9 习题 第11章 数值运算协处理器 11.1 协处理器的数据格式 1 有符号整数 2 BCD码数据 3 浮点数 11.2 协处理器的结构 11.3 协处理器的指令系统 1 操作符的命名规则 2 数据传送指令 3 数学运算指令 4 比较运算指令 5 超越函数运算指令 6 常数操作指令 7 协处理器控制指令 11.4 协处理器的编程举例 11.5 习题 第12章 汇编语言和C语言 12.1 汇编语言的嵌入 12.2 C语言程序的汇编输出 12.3 一个具体的例子 12.4 习题 附录
上传时间: 2013-07-05
上传用户:hw1688888
3D加速引擎是3D图形加速系统的重要组成部分,以往在软件平台上对3D引擎的研究,实现了复杂的渲染模型和渲染算法,但这些复杂算法与模型在FPGA上综合实现具有一定难度,针对FPGA的3D加速引擎设计及其平台实现需要进一步研究。 本文在研究3D加速引擎结构的基础上,实现了基于FPGA的图像处理平台,使用模块化的思想,利用IP核技术分析设计实现了3D加速管道及其他模块,并进行了仿真、验证、实现。 图像处理平台选用Virtex-Ⅳ FPGA为核心器件,并搭载了Hynix HY5DU573222F-25、AT91FR40162S、XCF32P VO48及其他组件。 为满足3D加速引擎的实现与验证,设计搭建的图像处理平台还实现了DDR-SDRAM控制器模块、VGA输出模块、总线控制器模块、命令解释模块、指令寄存器模块及控制寄存器模块。 3D加速引擎设计包含3D加速渲染管道、视角变换管道、基元读取、顶点FIFO、基元FIFO、写内存等模块。针对FPGA的特性,简化、设计、实现了光照管道、纹理管道、着色管道和Alpha融合管道。 最后使用Modelsim进行了仿真测试和图像处理平台上的验证,其结果表明3D加速引擎设计的大部分功能得到实现,结果令人满意。
上传时间: 2013-07-30
上传用户:lepoke
本文对基于FPGA的对象存储控制器原型的硬件设计进行了研究。主要内容如下: ⑴研究了对象存储控制器的硬件设计,使其高效完成对象级接口的智能化管理和复杂存储协议的解析,对对象存储系统整体性能提升有重要意义。基于SoPC(片上可编程系统)技术,在FPGA(现场可编程门阵列)上实现的对象存储控制器,具有功能配置灵活,调试方便,成本较低等优点。 ⑵采用Cyclone II器件实现的对象存储控制器的网络接口,包含处理器模块、内存模块、Flash模块等核心组成部分,提供千兆以太网的网络接口和PCI(周边元件扩展接口)总线的主机接口,还具备电源模块、时钟模块等以保证系统正常运行。在设计实现PCB(印制电路板)时,从叠层设计、布局、布线、阻抗匹配等多方面解决高达100MHz的全局时钟带来的信号完整性问题,并基于IBIS模型进行了信号完整性分析及仿真。针对各功能模块提出了相应的调试策略,并完成了部分模块的调试工作。 ⑶提出了基于Virtex-4的对象存储控制器系统设计方案,Virtex-4内嵌PowerPC高性能处理器,可更好地完成对象存储设备相关的控制和管理工作。实现了丰富的接口设计,包括千兆以太网、光纤通道、SATA(串行高级技术附件)等网络存储接口以及较PCI性能更优异的PCI-X(并连的PCI总线)主机接口;提供多种FPGA配置方式。使用Cadence公司的Capture CIS工具完成了该系统硬件的原理图绘制,通过了设计规则检查,生成了网表用作下一步设计工作的交付文件。
上传时间: 2013-04-24
上传用户:lijinchuan
随着存储技术的迅速发展,存储业务需求的不断增长,独立的磁盘冗余阵列可利用多个磁盘并行存取提高存储系统的性能。磁盘阵列技术采用硬件和软件两种方式实现,软件RAID(Redundant Array of Independent Disks)主要利用操作系统提供的软件实现磁盘冗余阵列功能,对系统资源利用率高,节省成本。硬件RAID将大部分RAID功能集成到一块硬件控制器中,系统资源占用率低,可移植性好。 分析了软件RAID的性能瓶颈,使用硬件直接完成部分计算提高软件RAID性能。针对RAID5采用FPGA(Field Programmable Gate Array)技术实现RAID控制器硬件设计,完成磁盘阵列启动、数据缓存(Cache)以及数据XOR校验等功能。基于硬件RAID的理论,提出一种基于Virtex-4的硬件RAID控制器的系统设计方案:独立微处理器和较大容量的内存;实现RAID级别迁移,在线容量扩展,在线数据热备份等高效、用户可定制的高级RAID功能;利用Virtex-4内置硬PowerPC完成RAID服务器部分配置和管理工作,运行Linux操作系统、RAID管理软件等。控制器既可以作为RAID控制卡在服务器上使用,也可作为一个独立的系统,成为磁盘阵列的调试平台。 随着集成电路的发展,芯片的体积越来越小,电路的布局布线密度越来越大,信号的工作频率也越来越高,高速电路的传输线效应和信号完整性问题越来越明显。RAID控制器属于高速电路的范畴,在印刷电路板(Printed Circuit Block, PCB)实现时分别从叠层设计、布局、电源完整性、阻抗匹配和串扰等方面考虑了信号完整性问题,并基于IBIS(I/O Buffer Information Specification)模型进行了信号完整性分析及仿真。
上传时间: 2013-04-24
上传用户:jeffery
powerpc处理器 MPC8313ERM.pdf 第2章_内存映射1(mpc83xx中文翻译)
上传时间: 2013-08-06
上传用户:gps6888