本文主要围绕车用CAN总线抗电磁干扰能力进行了研究。 首先,在在参考国内外相关研究资料的基础上,依据FORD公司的ES-XW7T-1A278-AC电磁兼容标准、IS07637-3对非电源线的瞬态传导抗干扰测试标准和IS011452-4大电流注入(BCI)电磁兼容性标准,利用瑞士EMTEST公司的UCS-200M、CSW500D等设备,搭建了3个用于测试CAN总线抗干扰能力的实验平台。 在所搭建的测试平台上,着重从CAN总线通讯介质选择和CAN节点抗干扰设计两个方面进行了理论分析和对比实验研究,得出了当采用屏蔽双绞线和非屏蔽双绞线作为总线通讯介质时,影响其抗干扰能力的因素;当CAN总线节点采用的不同的物理层参数时,如光耦、共模线圈、磁珠、滤波电容、分裂端接电阻、不同的总线发送电平、不同的CAN收发器等,对CAN总线抗干扰能力的影响,给出了一些增强CAN节点电路抗干扰能力的建议及一种推荐电路。 最后提出了一种新的提高CAN总线抗干扰能力的方法,即通过把CAN总线的CANH和CANL数据线分别通过一个电阻连接到总线收发器的地和电源端,使总线的差分电平整体下拉,从而降低总线收发器对某些干扰引起的电平波动所产生的误判断以达到增强抗电磁干扰的目的。并在基于FORD公司的ES-XW7T-1A278-AC电磁兼容标准所搭建的CAN总线测试平台上进行实验,验证了其有效性。
上传时间: 2013-06-19
上传用户:zhang469965156
在能源枯竭与环境污染问题日益严重的今天,新能源的开发与利用愈来愈受到重视。太阳能是当前世界上最清洁、最现实、最有大规模开发利用前景的可再生能源之一。其中太阳能光伏利用受到世界各国的普遍关注。而太阳能光伏并网发电是太阳能光伏利用的主要发展趋势,必将得到快速的发展。在并网型光伏发电系统中,逆变器是系统中最末一级或唯一一级能量变换装置,其效率的高低、可靠性的好坏将直接影响整个并网型系统的性能和投资。按照不同的标准光伏并网逆变器的拓扑结构分为很多种,本文主要研究单相非隔离型光伏并网逆变器。 文章首先概述了光伏并网系统的发展情况并分析了当前国际金融危机对光伏产业的影响。其次,分析了当前国际市场上主要的光伏逆变器产品的特点,概括了光伏并网系统中光伏阵列的配置。随后,本文以单相全桥拓扑为模型分析了非隔离型并网系统在采用不同的PWM调制策略下的共模电流,指出了抑制共模电流需满足的条件。对于全桥和半桥拓扑,分析了不同的滤波方式对共模电流抑制的影响。总结了能够抑制共模电流的实用电路拓扑并提出了一种能够抑制共模电流的新拓扑。对不同拓扑的损耗情况在文章中进行了比较。 对于非隔离型并网系统中的逆变器易向电网注入直流分量的问题,首先分析了直流分量产生的原因及其导致变压器产生的直流偏磁饱和现象。在此基础上,总结了抑制直流分量的方法,指出了半桥拓扑能够抑制直流分量。对于并网电流的控制,工程上通常采用比例积分控制器,而比例积分控制器在理论上无法实现无静差控制,因此,本文对能够实现无静差控制的比例谐振控制器进行了简要分析。最后,在非隔离型1.5kW实验平台上对共模电流和直流分量的抑制方法进行了验证。
上传时间: 2013-07-30
上传用户:科学怪人
变频器在各行各业中的各种设备上迅速普及应用,已成为当今节电、改造传统工业、改善工艺流程、提高生产过程自动化水平、提高产品质量以及推动技术进步的主要手段之一,是国民经济和生活中普遍需要的新技术。但是现有变频器的调制算法尚存在一些缺点,如开关损耗大和共模电流大等,因此有必要研究和设计高性能调制算法的变频控制器。鉴于此,开展了以下工业变频器高性能调制算法为对象的研究内容: 在阐述了工业变频器系统的结构、调制算法、调速算法的基础上,结合数学模型,分析了共模电压产生的原理、共模电流其影响和危害,给出了共模电压和共模电流的关系。总结其他的抑制共模电压的方案基础上,提出一种新的共模电压抑制SVPWM;还阐述了死区产生的原因及其影响,以及死区补偿的原理并将上述两个调制算法利用MATLAB/SIMULINK软件对该系统给予了全面的仿真分析。 变频器硬件部分设计包括整流滤波电路、逆变器功率电路、上电保护电路、DSP控制系统及其外围电路、IGBT驱动及保护电路以及反激式开关电源,对于传感器检测滤波电路的具体电路参数设计,是在PSPICE上仿真基础上得出。并在考虑成本、EMC、效率等因素后考虑完成了所有硬件相关的原理图绘制和PCB绘制; 变频器软件部分设计包括主程序、键盘扫描程序、系统状态处理程序、PWM发送中断程序、电机启动函数、电压调整程序、AD采样中断程序以及故障保护中断程序。在实现一般SVPWM的基础上,根据之前理论和仿真得到的共模电压抑制SVPWM、以及死区补偿算法,将这两个对SVPWM进行改进的调制算法在硬件平台上实现。 在硬件电路完成设计的各个阶段,逐渐编制相应的控制程序,并进行调试,并完成整个程序的编制和调试。此外,还调试了系统所需的反激式开关电源。整个系统调试中遇到了很多问题,如键盘消除抖动问题、共模电压抑制SVPWM出现的直通现象等。最终完成了工业变频器样机,并且采用的是文章中研究的调制算法,效果良好,达到设计的目的; 提出了一种将有源功率因数校正(PFC)技术引用到串级调速中来提高定子侧功率因数的新方法。通过建立电动机折算到转子侧的等值电路,重点分析了有源PFC技术代替传统串级调速系统中的不控整流桥后,系统可以等效为转子串电阻调速。得到了等效串电阻的计算公式和变化趋势,对电动机功率因数、电磁转矩脉动也进行了分析,发现能够比传统串级调速时有所提升。鉴于电动机转子侧电势频率非常低,分析了有源PFC的具体实现的特殊考虑和参数选取方法,并基于对称平衡的Scott变压器和两个单相有源PFC电路实现了绕线电动机转子侧的三相有源低频PFC,得到超低纹波的直流输出电压。利用MATLAB建立了完整的仿真平台,所得结果验证了理论分析的正确性。
上传时间: 2013-07-09
上传用户:qq442012091
近年来,以电池作为电源的微电子产品得到广泛使用,因而迫切要求采用低电源电压的模拟电路来降低功耗。目前低电压、低功耗的模拟电路设计技术正成为微电子行业研究的热点之一。 在模拟集成电路中,运算放大器是最基本的电路,所以设计低电压、低功耗的运算放大器非常必要。在实现低电压、低功耗设计的过程中,必须考虑电路的主要性能指标。由于电源电压的降低会影响电路的性能,所以只实现低压、低功耗的目标而不实现优良的性能(如高速)是不大妥当的。 论文对国内外的低电压、低功耗模拟电路的设计方法做了广泛的调查研究,分析了这些方法的工作原理和各自的优缺点,在吸收这些成果的基础上设计了一个3.3 V低功耗、高速、轨对轨的CMOS/BiCMOS运算放大器。在设计输入级时,选择了两级直接共源一共栅输入级结构;为稳定运放输出共模电压,设计了共模负反馈电路,并进行了共模回路补偿;在偏置电路设计中,电流镜负载并不采用传统的标准共源-共栅结构,而是采用适合在低压工况下的低压、宽摆幅共源-共栅结构;为了提高效率,在设计时采用了推挽共源极放大器作为输出级,输出电压摆幅基本上达到了轨对轨;并采用带有调零电阻的密勒补偿技术对运放进行频率补偿。 采用标准的上华科技CSMC 0.6μpm CMOS工艺参数,对整个运放电路进行了设计,并通过了HSPICE软件进行了仿真。结果表明,当接有5 pF负载电容和20 kΩ负载电阻时,所设计的CMOS运放的静态功耗只有9.6 mW,时延为16.8ns,开环增益、单位增益带宽和相位裕度分别达到82.78 dB,52.8 MHz和76°,而所设计的BiCMOS运放的静态功耗达到10.2 mW,时延为12.7 ns,开环增益、单位增益带宽和相位裕度分别为83.3 dB、75 MHz以及63°,各项技术指标都达到了设计要求。
标签: CMOSBiCMOS 低压 低功耗
上传时间: 2013-06-29
上传用户:saharawalker
现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。
上传时间: 2013-05-15
上传用户:shawvi
AD8221中文资料,仪器仪表放大器。高共模抑制比
上传时间: 2013-07-31
上传用户:songrui
心血管系统疾病是现今世界上发病率和死亡率最高的疾病之一。T波交替(T-wavealtemans,TWA)作为一种非稳态的心电变异性现象,是指心电T波段振幅、形态甚至极性逐拍交替变化。大量研究表明,TWA与室性心律失常、心脏性猝死等有直接密切的关系,已成为一种无创独立性预测指标。随着数字信号处理技术和计算机技术的迅速发展,微伏级的TWA已经可以被检出,并且精度越来越高。本文以T波交替检测为中心,基于ARM给出了T波交替检测技术原理性样机的硬件及软件,实现实时监护的目的。 在TWA检测研究中,需要对心电信号进行预处理,即信号去噪和特征点检测。小波分析以其多分辨率的特性和表征时频两域信号局部特征的能力成为我们选取的心电信号自动分析手段。文中采用小波变换将原始心电信号分解为不同频段的细节信号,根据三种主要噪声的不同能量分布,采用自适应阈值和软硬阈值折衷处理策略用阈值滤波方法对原始信号进行去噪处理:同时基于心电信号的特征点R峰对应于Mexican-hat小波变换的极值点,因此我们使用Mexican-hat小波检测R峰,通过附加检测方案确保了位置的准确性,并根据需要提出了T波矩阵提取方法。 随后文章介绍了T波交替的产生机理及研究进展,分别从临床应用和检测方法上展现了目前TWA的发展进程,并利用了谱分析法、相关分析法和移动平均修正算法分别从时域和频域对一些样本数据进行T波交替检测。在检测中谱分析法抗噪能力较强,但作为一种频域检测方法,无法检测非稳态TWA信号,而相关分析法受呼吸、噪声影响较大,数据要求较高,因此可以在谱分析检测为阳性TWA基础上,再对信号进行相关分析,从而克服自身算法缺陷,确定交替幅度和时间段。最后对影响检测结果的因素进行讨论研究,从而降低检测误差。 文章还设计了T波交替检测技术原理性样机的关键部分电路和软件框架。硬件部分围绕ARM核的Samsung S3C44BOX为核心,设计了该样机的关键电路,包括采集模块、数据处理模块(外部存储电路、通信接口电路等)。其中在采集模块中针对心电信号是微弱信号并且干扰大的特点,采用了具有高共模抑制比和高输入阻抗的分级放大电路,有效的提取了信号分量:A/D转换电路保证了信号量化的高精度。利用USB接口芯片和删内部异步串行通讯实现系统与外界联系。系统软件中首先介绍了系统的软件开发环境,然后给出了心电信号分析及处理程序设计流程图及实现,使它们共同完成系统的软件监护功能。
上传时间: 2013-07-27
上传用户:familiarsmile
心电(Electrocardiograph)作为人体重要的生理及病理指标之一,具有重要的医学研究价值。针对其信号微弱、频率低、阻抗高、随机性强及易受干扰的特点,首先提出了信号调理电路设计的要求;然后针对性地选择元器件并设计硬件电路,其中包括:一级放大电路、调零电路、50 Hz限波电路、带通滤波电路及二级放大电路;最后对所设计的硬件电路进行实际测试。结果表明该调理电路具有输出波形稳定、噪声小和共模抑制比高的特点,提高了心电信号采集的精度。
上传时间: 2014-01-19
上传用户:ommshaggar
LM393是双电压比较器集成电路。中文资料 该电路的特点如下:838电子 工作电源电压范围宽,单电源、双电源均可工作,单电源:2~36V,双电源:±1~±18V; 消耗电流小,Icc=0.8mA;lm393是什么 输入失调电压小,VIO=±2mV; 共模输入电压范围宽,Vic=0~Vcc-1.5V; 输出与TTL,DTL,MOS,CMOS 等兼容; 输出可以用开路集电极连接“或”门;
上传时间: 2013-11-14
上传用户:lxm
设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。
上传时间: 2014-12-23
上传用户:jiiszha