虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

六层核心板

  • 最详细的NIOSII教程

      核心板配置    核心板配置癿FPGA芯片是Cyclone II系列癿EP2C8Q208C,具有8256个LEs,36个M4K RAM blocks (4Kbits plus 512 parity bits),同时具有165,888bit癿RAM,支持18个Embedded multipliers和2个PLL,资源配备十分丰富。实验证明,返款芯片在嵌入NIOS II软核将黑釐开収板癿所有外讴全部跑起来,仅占全部资源癿70-80% ;    核心板同时配备了64Mbit癿SDRAM,对亍运行NIOS软核提供了有力癿保障,返款芯片为时钟频率有143MHz,实验证明,NIOS II软核主频可以平稳运行120MHz,速度迓是相当忚癿;    16Mbit癿配置芯片也为返款核心板增色丌少,丌仅可以存储配置信息,同时迓可以实现NIOS II软件程序存储,你编写癿程序再大也没有后顼乀忧了。    20M癿有源晶振也是必丌可少癿,他是整个系统癿时钟源泉;4个LED对亍调试来说更是提供了径多方便;复位按键,重新配置按键,配置指示灯一个也丌能少;同时支持AS模式和JTAG模式;    除此以外,核心板一个更大的特点是它可以独立亍底板单独运行,为此配备了5V癿电源接口,高质量癿红色开关,为了安全迓加入了自恢复保险丝。当然扩展口是丌能少癿,除了SDRAM占用癿38个IO口外,其他100个IO全部扩展出来,为大家可以迕行自我扩展实验做好了充分癿准备。   四、 下扩展板配置   为了让FPGA収挥它癿强大功能,黑釐开収板为其讴计一款资源丰富癿下扩展板(乀所以叨下扩展板,是因为我们后续迓会有上扩展板)。下面我们就来简单介终一下下扩展板癿资源配置。    支持网络功能,配置ENC28J60网口芯片。ENC28J60是Microchip Technology(美国微芯科技公司)推出癿28引脚独立以太网控刢器。目前市场上大部分以太网控刢器癿封装均赸过80引脚,而符吅IEEE 802.3协议癿ENC28J60叧有28引脚,既能提供相应癿功能,又可以大大简化相关讴计,减小空间;    支持USB功能,配置CH376芯片。CH376 支持USB 讴备方式和USB 主机方式,幵丏内置了USB 途讯协议癿基本固件,内置了处理Mass-Storage海量存储讴备癿与用途讯协议癿固件,内置了SD 卡癿途讯接口固件,内置了FAT16和FAT32 以及FAT12 文件系统癿管理固件,支持常用癿USB 存储讴备(包括U 盘/USB 硬盘/USB 闪存盘/USB 读卡器)和SD 卡(包括标准容量SD 卡和高容量HC-SD 卡以及协议兼容癿MMC 卡和TF 卡);    支持板载128*64的点阵LCD。ST7565P控刢芯片,内置DC/DC电路,途过软件调节对比度。该芯片支持,幵口和串口丟种方式;

    标签: NIOSII 教程

    上传时间: 2013-11-23

    上传用户:ouyangtongze

  • 基于ARM的一体化核磁共振谱仪

    核磁共振(NMR)是重要的检测手段和分析手段之一。随着其应用领域的拓展和 深入,核磁共振谱仪技术也不断地发展和完善。常规商业化谱仪虽然功能强大,但 是谱仪结构复杂,体积庞大,价格昂贵,因此限制了NMR技术的应用场合。而在许 多应用场合,比如教学中,往往需要一种结构简单,体积小巧,价格便宜,集成度 高的一体化核磁共振谱仪。 而随着A跚(Advanced RISC Machines)技术的发展与成熟,本文提出了一种用 于磁共振成像系统的,基于A刚的一体化核磁共振成像谱仪的设计方案。提供了谱 仪各部分的实际性能测试的结果和谱仪整体工作的成像实验结果,并对研制和实验 结果进行了讨论。 本论文主要内容如下: 第一,主要介绍了核磁共振原理,核磁共振成像的原理,核磁共振成像系统的结构。 第二,介绍ARM的概念与基本原理并简要介绍了相关的软件。 第三,介绍了一体化谱仪的研制过程,并分别从母板和核心板两部分的硬件部分设 计与软件部分设计上进行了相应的描述。 第四,介绍本谱仪系统的性能测试结果,并总结调试心得与现有问题,并对以后提出展望。  有关核磁共振更多知识请查看:医学影像设备

    标签: ARM 核磁共振 谱仪

    上传时间: 2013-11-06

    上传用户:hanwudadi

  • MagicSOPC例程编译异常及解决方法

    1.1 问题产生的环境1.1.1 软件环境1. PC机的系统为Microsoft Window XP Professional版本2002 Service Pack 2;2. Quartus II V7.0软件,并安装了MegaCore IP V7.0;3. NiosII IDE 7.0软件。1.1.2 硬件环境核心板的芯片是EP2C35F672C8N的MagicSOPC实验箱的硬件系统。硬件的工作环境是在普通的环境下。1.2 问题的现象在使用MagicSOPC实验箱的光盘例程时,使用Quartus II编译工程时出现编译错误,错误提示信息如图1.1、图1.2所示。

    标签: MagicSOPC 编译

    上传时间: 2013-11-23

    上传用户:Alick

  • 多层板PCB设计——适合初学者

    在设计多层PCB 电路板之前,设计者需要首先根据电路的规模、电路板的尺寸和电磁兼容(EMC)的要求来确定所采用的电路板结构,也就是决定采用4 层,6 层,还是更多层数的电路板。确定层数之后,再确定内电层的放置位置以及如何在这些层上分布不同的信号。这就是多层PCB 层叠结构的选择问题。层叠结构是影响PCB 板EMC 性能的一个重要因素,也是抑制电磁干扰的一个重要手段。本节将介绍多层PCB 板层叠结构的相关内容。

    标签: PCB 多层板 初学者

    上传时间: 2013-11-08

    上传用户:小小小熊

  • CPU MPC8270 SDRAM K4S561632 x4(128Mbyte) BOOT FLASH AM29LV640(8MByte) Nand FLASH 兼容三星的K9F系列的FLASH

    CPU MPC8270 SDRAM K4S561632 x4(128Mbyte) BOOT FLASH AM29LV640(8MByte) Nand FLASH 兼容三星的K9F系列的FLASH CPU JTAG口 核心板集成 串口 3个 SMC1、SMC2、SCC1 (SMC1扩展板和核心板都有输出接口) 以太网口 3个 FCC1、FCC2、FCC3 可编程发光二极管 6个 可编程发光数码二极管 1个 系统外部中断输入 4个 外部系统复位输入 1个 外部实时时钟 系统掉电,时钟不丢失 核心板电源 单一5V电源 开发系统电源 外部5V/3A输入或者ATX电源 (注意:这两个电源不能同时插入使用) BOOTLOADER U-BOOT 操作系统 Linux 2.4.18 开发工具 全套的设计开发工具,包括开发主机的操作系统安装盘 驱动软件 提供所有接口的驱动程序源代码 核心板尺寸 123mm X 86mm 扩展板尺寸 178mm X 134mm

    标签: FLASH K4S561632 8MByte SDRAM

    上传时间: 2013-12-29

    上传用户:王者A

  • 此源码是用altera公司的nios II IDE开发的

    此源码是用altera公司的nios II IDE开发的,基于DE2核心板的SD卡播放wav格式音频文件的程序

    标签: altera nios IDE II

    上传时间: 2015-09-11

    上传用户:mhp0114

  • 完成在S3C2410处理器上移植μC/OS-II内核

    完成在S3C2410处理器上移植μC/OS-II内核,然后实现以下多任务: a) 控制实验箱核心板上4盏LED灯轮流亮灭; b) 将LED1连接到ARM9-2410EP增强型实验箱扩展口的DA OUT端口,通过实验箱上的键盘(比如“↑”、“↓”键)控制LED1亮暗变化,同时在超级终端显示该控制值; c) 将LED2连接到扩展口的I/O输出口,通过超级终端按键控制LED2亮灭,即按一下PC的超级终端某个键(比如回车键)LED2灭,再按LED2亮,反复循环。

    标签: S3C2410 OS-II 处理器 内核

    上传时间: 2016-09-17

    上传用户:开怀常笑

  • 天嵌SKY2440

    天嵌SKY2440,核心板和底板的原理图和PCB图,用protel99打开

    标签: 2440 SKY

    上传时间: 2014-01-17

    上传用户:gundamwzc

  • 这是一个dsp控制系统

    这是一个dsp控制系统,处理器是ti公司的TMS320VC5409,里面有原理图+pcb,各个功能模块都有,此板为四层pcb板,抗干扰性非常好!

    标签: dsp 控制系统

    上传时间: 2014-01-04

    上传用户:aa54

  • (1)测试外部数据RAM: 根据我们定义的逻辑

    (1)测试外部数据RAM: 根据我们定义的逻辑,外部RAM在数据空间中定义在0x8000-0xFFFF,共32k字,占据RAM中的低32K存储空间。提供2种测试方法,采用一种方式即可。 硬件仿真模式下,将目标板上电。 第一种方法:采用用程序测试实验 程序所在目录ex1_RAMTest。 该程序执行的功能是对外部数据RAM区0x8000-0xFFFF,从0x8000开始写并且读数据0x5555 。如果正常则写读下一个地址,直到 。如果正常则所有的地址操作完毕后,核心板的指示灯会变亮。否则,如果写入数据后,读出的不正确,则指示灯会不断闪烁。 在CCS2000中的操作如下: 1. Progect->Open,打开该目录中的工程文件。 2. Progect->Rebuild All,编译链接 3. File->Program 4. Debug->Go Main 5. Debug->RUN(快捷键F5) 如果正常可以看到灯在熄灭约4秒后变亮。(说明:对整个数据RAM区的操作时间其实很短,为便于观察,本程序中加入了延时)。 打开View->Memory ,然后填入地址0x8000,然后在PAGE栏选择DATA。点击确定,即可显示0x8000地址开始的数据,用户会发现从这个地址开始往后的数据均为刚被写入的0x5555。

    标签: RAM 测试 数据 定义

    上传时间: 2013-12-08

    上传用户:www240697738