虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

全系列

  • 1602液晶全屏循环显示0-9 针对AT89S51系列单片机

    1602液晶全屏循环显示0-9 针对AT89S51系列单片机

    标签: 1602 89S S51 AT

    上传时间: 2017-01-11

    上传用户:tonyshao

  • STM103V100-II是英蓓特公司新推出的一款基于ST意法半导体STM32系列处理器的全功能评估板。STM103V100-II评估板有USB

    STM103V100-II是英蓓特公司新推出的一款基于ST意法半导体STM32系列处理器的全功能评估板。STM103V100-II评估板有USB,Motor Control ,CAN,SD卡,Smart 卡,UART,Speaker,LCD,LED,BNC,耳塞插孔等丰富的外设,有助于用户轻松开发STM32的强大功能。此为操作手册

    标签: STM 103 100 II

    上传时间: 2017-02-11

    上传用户:qwe1234

  • AIN系列ALPHA 全电子式多功能电能表 通讯规约

    AIN系列ALPHA 全电子式多功能电能表 通讯规约

    标签: ALPHA AIN 电子式 多功能电能表

    上传时间: 2013-12-15

    上传用户:BOBOniu

  • 电子工程师创新设计必备宝典系列之FPGA开发全攻,介绍以FPGA为代表的可编程器件的应用开发知识

    电子工程师创新设计必备宝典系列之FPGA开发全攻,介绍以FPGA为代表的可编程器件的应用开发知识,具有实用性和系统性,提供许多技巧和资源

    标签: FPGA 电子工程师 创新设计 宝典

    上传时间: 2014-01-03

    上传用户:凌云御清风

  • 8051 系列芯片通常只有1 个或2 个串口,在工程实际中,往往需要多个串口进行整个系统的通信,但是普通单片机或者DSP 原有的UART 串口都比较少。GM8125可以将1 个全双工的标准串口扩展成5

    8051 系列芯片通常只有1 个或2 个串口,在工程实际中,往往需要多个串口进行整个系统的通信,但是普通单片机或者DSP 原有的UART 串口都比较少。GM8125可以将1 个全双工的标准串口扩展成5 个全双工的标准串口,并能通过外部引脚控制串口扩展模式:单通道工作模式或多通道工作模式。

    标签: 8051 8125 UART 串口

    上传时间: 2013-12-04

    上传用户:eclipse

  • 《一学就会炒河粉》(杨桃文化美食讲堂系列)[台.李德全][汕头大学版.2005][PDF].pdf

    其他杂类专辑 102册 7.12G pdf《一学就会炒河粉》(杨桃文化美食讲堂系列)[台.李德全][汕头大学版.2005][PDF].pdf

    标签:

    上传时间: 2014-05-05

    上传用户:时代将军

  • 【未知世界神秘之旅系列(全十册)(PDF)】.rar

    其他杂类专辑 102册 7.12G pdf【未知世界神秘之旅系列(全十册)(PDF)】.rar

    标签:

    上传时间: 2014-05-05

    上传用户:时代将军

  • 全志t系列linux多屏配置指南

    详细介绍全志系列芯片多屏异显的uboot、内核、dts、 fex等配置

    标签: 双屏异显 全志

    上传时间: 2022-05-04

    上传用户:

  • 国外优秀信息科学与技术系列教学用书-自适应滤波器原理(中文第四版)赫金pdf格式745页全本

             本书是自适应信号处理领域的一本经典教材。全书共17章,内容包括:自适应LMS横向滤波器、自适应格型滤波器、自适应递归滤波器、频域和子带自适应滤波器、盲自适应滤波器、神经网络、非线性自适应滤波器等及其在通信与信息系统中的应用。目录背景与预览第1章 随机过程与模型第2章 维纳滤波器第3章 线性预测第4章 最速下降算法第5章 最小均方自适应滤波器第6章 归一化最小均方自适应滤波器第7章 频域和子带自适应滤波器第8章 最小二乘法第9章 递归最小二乘自适应滤波器第10章 卡尔曼滤波器第11章 平方根自适应滤波器第12章 阶递归自适应滤波器第13章 有限精度效应第14章 时变系统的跟踪第15章 无限脉冲响应自适应滤波器第16章 盲反卷积第17章 反向传播学习后记附录A 复变量附录B 对向量微分附录C 拉格朗日乘子法附录D 估计理论附录E 特征分析附录F 旋转和映射附录G 复数Wishart分布术语参考文献      现在网上流传的技术类书籍好多都是预览版本,此书为全本,非常难得,现在分享给大家,希望对大家有所帮助。

    标签: 自适应滤波器

    上传时间: 2022-05-14

    上传用户:默默

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-10

    上传用户:yd19890720