虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

偏移

  • 安徽省货物销售统一发票管理系统 操作说明 1、开票 F7或双击可 查询

    安徽省货物销售统一发票管理系统 操作说明 1、开票 F7或双击可 查询, 方向键,Home、 End、PgUp、PgDown、回车用于 移动光标位置。 发票无金额时,不允许保存。有金额无品名时也不得保存。 发票打印前,应先确定好打印机。直接在程序中选择即可。也不必非要将票据打印机设置为默认打印机。 首次打印发票时,建议不要直接先用发票,应先用其他纸张裁成与发票同等大小进行试打,经过调整打印位置,打印偏移量来确定好发票套打位置。 2、发票作废 特别小心,本系统为了起到发票的管理功能,没有提供发票的修改、删除、取消作废等功能。所以不管是保存也好,作废也好都有要特别细心。保存过后不得修改,可多次打印。作废过后,则无法取消作废,打印时也标记了作废字样。

    标签: 销售 管理系统 操作说明 查询

    上传时间: 2013-12-13

    上传用户:wfeel

  • AD7758的有效值计算

    AD7758的有效值计算,有效值偏移量的补偿,有效值增益校正方法

    标签: 7758 AD 有效值 计算

    上传时间: 2017-01-26

    上传用户:zl5712176

  • 华硕电脑pcb设计规范

    华硕电脑pcb设计规范,内部资料, PCB Layout Rule Rev1.70, 規範內容如附件所示, 其中分為: (1) ”PCB LAYOUT 基本規範”:為R&D Layout時必須遵守的事項, 否則SMT,DIP,裁板時無法生產. (2) “錫偷LAYOUT RULE建議規範”: 加適合的錫偷可降低短路及錫球. (3) “PCB LAYOUT 建議規範”:為製造單位為提高量產良率,建議R&D在design階段即加入PCB Layout. (4) ”零件選用建議規範”: Connector零件在未來應用逐漸廣泛, 又是SMT生產時是偏移及置件不良的主因,故製造希望R&D及採購在購買異形零件時能顧慮製造的需求, 提高自動置件的比例. (5) “零件包裝建議規範”:,零件taping包裝時, taping的公差尺寸規範,以降低拋料率.

    标签: pcb 华硕电脑 设计规范

    上传时间: 2013-12-16

    上传用户:奇奇奔奔

  • 液晶模块RT12864如何显示汉字? 我采用串行方式与LCD进行通信

    液晶模块RT12864如何显示汉字? 我采用串行方式与LCD进行通信,按照说明书写的程序,但是只能显示一个光标在第一个字符位置(我设置显示光标),不显示字符什么的。 请问如何显示汉字?这个液晶模块是带中文字库的,每个汉字的偏移地址是2个字节(比如A123),不知道怎么写入。请用过的高手指点一二。

    标签: 12864 LCD RT 液晶模块

    上传时间: 2017-04-15

    上传用户:frank1234

  • 一、实现 Sniffer 的基本功能。 Sniffer 是一种用于监测网络性能、使用情况的工具。  能够指定需要侦听的网卡(考虑一台机器上多张网卡的情况)  能

    一、实现 Sniffer 的基本功能。 Sniffer 是一种用于监测网络性能、使用情况的工具。  能够指定需要侦听的网卡(考虑一台机器上多张网卡的情况)  能够侦听所有进出本主机的数据包,解析显示数据包( ICMP 、 IP 、 TCP 、 UDP 等)各个字段。比如,对 IP 头而言,需要显示 版本、头长度、服务类型、数据包长度、标识、 DF/MF 标志、段内偏移、生存期、协议类型、源目的 IP 地址、选项内容、数据内容。要求显示数据的实际含义(例如用 ASCII 表示);  能够侦听来源于指定 IP 地址的数据包,能够侦听指定目的 IP 地址的数据包,显示接收到的 TCP 和 UDP 数据包的全部实际内容。需要考虑一个 TCP 或 UDP 包划分为多个 IP 包传输的情况;  能够根据指定的协议类型来过虑包,例如,只侦听 ICMP 包,或只侦听 ICMP 和 UDP 包。  功能验证手段:在运行 Sniffer 的同时,执行标准的 Ping 、 Telnet 和浏览网页等操作,检查 Sniffier 能否返回预期的结果。 Windows 平台上可以用 winpcap 类库;在 linux 平台上可以使用 libpcap 类库。也可以调用 Sockets 等有关的网络类库。

    标签: Sniffer 61548 网卡 监测网络

    上传时间: 2017-09-09

    上传用户:siguazgb

  • fkmig

    FK频率波数偏移成像单目标matlab实现程序源代码

    标签: FK偏移的matlab代码

    上传时间: 2015-05-18

    上传用户:caipeng

  • stm32小量iap

    1.此代码基于红牛开发板,请根据自己的板子进行修改。 2.通过修改网上的代码实现,修改前的功能开了一个很大的缓存接收app数据,然后一次性全部数据写入, 但是这个在实际应用中没多大用,所以修改为一次写入128个字节。 3.程序flash的偏移地址为0x8010000,所以app编译前应该在mdk中设置 Option窗口->Target页->IROM1,start 改为 0x8010000 4.设置中断向量重映射,我用的方法是在app端的main函数起始位置添加语句 SCB->VTOR = FLASH_BASE | 0x10000; 5.启动时如果发现没有app,会进入bootloader模式(灯全亮),如果发现有程序就要看程序的功能了。 如果有app,但是又想重新升级的话就按住某个键(我这里是Tamper),然后按复位,松开复位之前不要松开 按键,这样就会进入bootloader模式。 6.进入bootloader后通过串口1接收升级app数据,bin文件数据,接收完成后按User1键进行升级操作,完成后 复位或者按User2键可以运行刚写入的app。

    标签: stm32 iap

    上传时间: 2015-05-18

    上传用户:llma2017

  • 无速度传感器感应电机改进转子磁链观测器

    针对感应电机无速度传感器磁场定向控制系统,提出一种基于电压模型的改进转子磁链观测方法。为了有效抑制反电动势积分环节所存在的直流偏移和积分饱和问题,采用一个截止频率可根据输出频率进行自调整的低通滤波器来代替传统电压模型磁链观测器中的反电动势积分环节。然而低通滤波器的引入将会产生磁链幅值和相位的观测误差,从而导致在低速运行场合中磁链观测性能显著下降,为了解决这一问题,设计一个可以补偿磁链观测误差的补偿器。通过11kW感应电机无速度传感器矢量控制系统对所提出的改进转子磁链观测器进行了实验验证,结果证明了算法的有效性。

    标签: 感应电机 无速度传感器 矢量控制 转子磁链观测器 电压模型

    上传时间: 2016-01-01

    上传用户:icebee251

  • lm75A温度数字转换器 FPGA读写实验Verilog逻辑源码Quartus工程文件+文档资料

    lm75A温度数字转换器 FPGA读写实验Verilog逻辑源码Quartus工程文件+文档资料,FPGA为CYCLONE4系列中的EP4CE6E22C8. 完整的工程文件,可以做为你的学习设计参考。LM75A 是一个使用了内置带隙温度传感器和模数转换技术的温度数字转换器。它也是一个温度检测器,可提供一个过热检测输出。LM75A 包含许多数据寄存器:配置寄存器用来存储器件的某些配置,如器件的工作模式、OS 工作模式、OS 极性和OS 故障队列等(在功能描述一节中有详细描述);温度寄存器(Temp),用来存储读取的数字温度;设定点寄存器(Tos & Thyst),用来存储可编程的过热关断和滞后限制,器件通过2 线的串行I2C 总线接口与控制器通信。LM75A 还包含一个开漏输出(OS),当温度超过编程限制的值时该输出有效。LM75A 有3 个可选的逻辑地址管脚,使得同一总线上可同时连接8个器件而不发生地址冲突。LM75A 可配置成不同的工作条件。它可设置成在正常工作模式下周期性地对环境温度进行监控或进入关断模式来将器件功耗降至最低。OS 输出有2 种可选的工作模式:OS 比较器模式和OS 中断模式。OS 输出可选择高电平或低电平有效。故障队列和设定点限制可编程,为了激活OS 输出,故障队列定义了许多连续的故障。温度寄存器通常存放着一个11 位的二进制数的补码,用来实现0.125℃的精度。这个高精度在需要精确地测量温度偏移或超出限制范围的应用中非常有用。正常工作模式下,当器件上电时,OS 工作在比较器模式,温度阈值为80℃,滞后75℃,这时,LM75A就可用作一个具有以上预定义温度设定点的独立的温度控制器。module LM75_SEG_LED ( //input input                   sys_clk           ,input                   sys_rst_n         ,inout                   sda_port          ,//output output wire              seg_c1         ,output wire              seg_c2         ,output wire              seg_c3         ,output wire              seg_c4         ,output reg               seg_a          ,output reg               seg_b          ,output reg               seg_c          ,output reg               seg_e          ,output reg               seg_d          ,output reg               seg_f          ,output reg               seg_g          ,output reg               seg_h          ,      output reg              clk_sclk                        );//parameter define parameter WIDTH = 8;parameter SIZE  = 8;//reg define reg    [WIDTH-1:0]       counter             ;reg    [9:0]             counter_div         ;reg                      clk_50k             ;reg                      clk_200k            ;reg                      sda                 ;reg                      enable              ;

    标签: lm75a 数字转换器 fpga verilog

    上传时间: 2021-10-27

    上传用户:

  • 高速数字设计中文版带书签

    【作 者】(美)霍华德·约翰逊(Howard Johnson),(美)Martin Graham著;沈立等译本教材结合了数字和模拟电路理论,对高速数字电路系统设计中的信号完整性和EMC方面的问题进行了讨论和研究。书中详细讨论了涉及信号完整性方面的传输线、时钟偏移和抖动、端接、过孔等问题。第1章  基础知识 18 1.1 频率与时间 18 1.2 时间与距离 21 1.3 集总与分布系统 22 1.4 关于3 dB和RMS频率的解释 24 1.5  4种类型的电抗 25 1.6 普通电容 26 1.7 普通电感 31 1.8 估算衰减时间的更好方法 35 1.9 互容 37 1.10 互感 40第2章  逻辑门电路的高速特性 47 2.1 一种年代久远的数字技术的发展历史 47 2.2 功率 31        2.3 速度 66        2.4 封装 71第3章  测量技术 84第4章  传输线 123第5章  地平面和叠层 169第6章  端接 195第7章  通孔 214第8章  电源系统 225第9章  连接器 249第10章  扁平电缆 271第11章  时钟分配 285第12章  时钟振荡器 304

    标签: 高速数字设计

    上传时间: 2022-04-16

    上传用户:wangshoupeng199