虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

倍频程

  • 基于FPGA的跳频系统快速同步算法设计与实现

    同步技术是跳频系统的核心。本文针对FPGA的跳频系统,设计了一种基于独立信道法,同步字头法和精准时钟相结合的快速同步方法,同时设计了基于双图案的改进型独立信道法,同步算法协议,协议帧格式等。该设计使用VHDL硬件语言实现,采用Altera公司的EP3C16E144C8作为核心芯片,并在此硬件平台上进行了功能验证。实际测试表明,该快速同步算法建立时间短、同步稳定可靠。

    标签: FPGA 跳频系统 同步算法

    上传时间: 2013-10-21

    上传用户:JIMMYCB001

  • Verilog_实现任意占空比、任意分频的方法

    Verilog_实现任意占空比、任意分频的方法

    标签: Verilog 分频

    上传时间: 2013-11-07

    上传用户:JasonC

  • 利用Verilog_HDL实现基于FPGA的分频方法

    利用Verilog_HDL实现基于FPGA的分频方法

    标签: Verilog_HDL FPGA 分频

    上传时间: 2013-10-18

    上传用户:feitian920

  • 简单分频时序逻辑分频电路设计

    简单分频时序逻辑电路设计分频电路,有图,有代码

    标签: 分频 时序逻辑 电路设计

    上传时间: 2013-11-25

    上传用户:wanqunsheng

  • 数字幅频均衡功率放大器设计

    数字幅频均衡功率放大器设计

    标签: 数字 幅频均衡 功率 放大器设计

    上传时间: 2013-10-28

    上传用户:ggwz258

  • 基于FPGA实现固定倍率的图像缩放

    基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。

    标签: FPGA 倍率 图像

    上传时间: 2013-12-03

    上传用户:fudong911

  • 用VerilogHDL实现基于FPGA的通用分频器的设计

    用VerilogHDL实现基于FPGA的通用分频器的设计

    标签: VerilogHDL FPGA 分频器

    上传时间: 2013-10-28

    上传用户:xiaoxiang

  • 基于FPGA的小数分频实现方法

    基于FPGA的小数分频实现方法

    标签: FPGA 小数分频 实现方法

    上传时间: 2013-10-11

    上传用户:jiangxiansheng

  • MagicSOPC例程编译异常及解决方法

    1.1 问题产生的环境1.1.1 软件环境1. PC机的系统为Microsoft Window XP Professional版本2002 Service Pack 2;2. Quartus II V7.0软件,并安装了MegaCore IP V7.0;3. NiosII IDE 7.0软件。1.1.2 硬件环境核心板的芯片是EP2C35F672C8N的MagicSOPC实验箱的硬件系统。硬件的工作环境是在普通的环境下。1.2 问题的现象在使用MagicSOPC实验箱的光盘例程时,使用Quartus II编译工程时出现编译错误,错误提示信息如图1.1、图1.2所示。

    标签: MagicSOPC 编译

    上传时间: 2013-11-18

    上传用户:zhyiroy

  • 扩频通信芯片STEL-2000A的FPGA实现

    针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。 Abstract:  To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.

    标签: STEL 2000 FPGA 扩频通信

    上传时间: 2013-11-06

    上传用户:liu123