文档是关于自适应信号处理算法研究及FPGA实现的文章,
上传时间: 2013-08-27
上传用户:Maple
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
上传时间: 2013-08-28
上传用户:asdfasdfd
在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。
上传时间: 2013-08-30
上传用户:宋桃子
dds信号发生器程序设计,框图,基于CPLD控制的DDS数字频率合成器设计
上传时间: 2013-08-30
上传用户:BIBI
本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。
上传时间: 2013-08-31
上传用户:pwcsoft
脉冲压缩技术是指对雷达发射的宽脉冲信号进行调制(如线性调频、非线性调频、相位编码),并在接收端对回波宽脉冲信号进行脉冲压缩处理后得到窄脉冲的实现过程。脉冲压缩有效地解决了雷达作用距离与距离分辨率之间的矛盾,可以在保证雷达在一定作用距离下提高距离分辨率。\r\n
上传时间: 2013-08-31
上传用户:王楚楚
DDS技术应用于FPGA实现正弦波(周期信号)的产生
上传时间: 2013-08-31
上传用户:风为裳的风
数字信号处理在FPGA上实现的经典教材,本书详细介绍了数字信号处理的算法,以及其在FPGA上用硬件描述语言实现
上传时间: 2013-09-01
上传用户:frank1234
数字信号处理的FPGA实现(第二版)书的源代码。
上传时间: 2013-09-01
上传用户:wangzhen1990
基于CPLD的多功能信号发生器设计.PDF
上传时间: 2013-09-02
上传用户:lnnn30