FIFO(先进先出队列)通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。本FIFO的实现是利用 双口RAM 和读写地址产生模块来实现的.FIFO的接口信号包括异步的写时钟(wr_clk)和读时钟(rd_clk)、 与写时钟同步的写有效(wren)和写数据(wr_data) 、与读时钟同步的读有效(rden)和读数据(rd_data) 为了实现正确的读写和避免FIFO的上溢或下溢,给出与读时钟和写时钟分别同步的FIFO的空标志(empty)和 满标志(full)以禁止读写操作。
上传时间: 2014-01-25
上传用户:赵云兴
产生sinx+cosx波形 用于正交调制得测试信号 一次输出正交和同相分量 verilog语言
上传时间: 2014-01-15
上传用户:笨小孩
用MATLAB产生FSK调制信号 1.实验要求: (1)随机产生一个包含十个元素的数组,该数组中的元素非0即1,用作FSK信号的输入数据。 (2)对该数组中的二进制数进行FSK调制,0调制在5000Hz上,1调制在8000Hz上,码元速率为200码元/秒。 (3)画出所产生的FSK信号的时域图形和频域图形。
上传时间: 2016-05-19
上传用户:xaijhqx
这是序列检测器。串行序列产生是指根据时钟和相应的控制信号,产生稳定的单bit输出信号;监测器指根据相应时钟输入的电平序列,监测该序列中是否存在预设的序列,无论从第几个输入开始,只要存在,总能监测到。监测到予以标示。
上传时间: 2013-12-12
上传用户:sammi
对于内部具有D /A转换器的单片机,采用其自备的D /A转换器产生需要的信号是最经 济的方法。C8051F020是Cygnal公司最新的一款功能强大的内部具有D /A转换器的单片机。介绍了 采用查表和D /A转换产生正弦波形的方法,详细描述了在C8051F020 D /A转换器上产生正弦信号的 电路和程序。通过修改数据表可以产生方波、三角波或其他任意波形信号。
上传时间: 2014-02-04
上传用户:Late_Li
自己整理的信号与系统中的MATLAB应用: 离散系统模型及其MATLAB实现 连续系统模型及其MATLAB实现 噪声及其波形信号的产生 离散信号的基本运算 里塞信号及其MATLAB实现 连续信号机器MATLAB实现
上传时间: 2016-05-29
上传用户:liuchee
一个VHDL产生的VGA彩条信号程序,希望可以对你有帮助!
上传时间: 2016-05-31
上传用户:独孤求源
? bpsk信号的产生可用与仿真的输入信号
上传时间: 2016-06-02
上传用户:leixinzhuo
介绍了TMS320C5402实现正弦信号发生器的设计原理和实现方法。该信号发生器所产生的正弦波波形清晰、稳定性好,调频、调幅功能均由软件实现。
上传时间: 2016-06-02
上传用户:pompey
用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
上传时间: 2016-06-04
上传用户:ls530720646