虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

信令过程

  • 一种彩信报警系统方案

    设计一种基于GPRS 和51 单片机的彩信报警系统。利用单片机技术、带彩信协议GPRS 无线通信模块、图像捕获和图像压缩编码功能模块,实现原理图设计到电路板设计开发。

    标签: 彩信报警 系统方案

    上传时间: 2013-11-10

    上传用户:china97wan

  • 基于ARM的真空断路器触头磨损检测系统

    真空断路器灭弧室触头是断路器实现分闸合闸的关键部件,需定期检查,但常规人工检测方法费时费力。经过对真空断路器灭弧室机械结构特点与动作过程的研究,设计出一种基于ARM处理器的触头磨损度检测系统,此系统由安装在断路器端的从机和安装在控制室电脑上的主机适配器组成,系统使用搭载ARM1176JZF-S处理器的S3C6410芯片、AD3812模块、W-DCD5位移传感器、4432系列射频无线模块等器件实现了在机房使用一台PC机或手机短信对多台真空断路器灭弧室触头磨损进行远程检测与控制。经测试,系统检测误差低于0.78%。系统检测精度高,使用方便实时性好,可靠性强,大大减少了以往的触头检测工作量。

    标签: ARM 真空断路器 检测系统 磨损

    上传时间: 2013-10-14

    上传用户:nanshan

  • Cadance Allegro16.6破解过程详解

      Allegro16.6 破解过程详解   1. 安装 licensemanager ( 可以安装到任何盘 ) ,最后问选择 license 路径时,单击cancel ,然后finish ,安装完成后重新启动电脑。

    标签: Cadance Allegro 16.6 破解

    上传时间: 2013-10-20

    上传用户:netwolf

  • MOTION BUILDER 使用说明书Ver.2

    MOTION BUILDER Ver.2 是用于监控 KV-H20/H20S/H40S/H20G 的参数设定以及当前动作状态的软件。 在 PC 上可以设定复杂的参数,并可以在显示画面上监控正在运行的 KV-H20/H20S/H40S/H20G。 关于 MOTION BUILDER Ver.2 概要、功能与使用方法的详细说明。在安装之前,请仔细阅读本手册,并充分 理解。 注意 1、使用 MOTION BUILDER Ver.2 时,必须在可以使用 KV-H20/H20S/H40S/H20G 上 连接的紧急停止开关的地方使用。 通讯异常时,不接受 MOTION BUILDER Ver.2 的“强制停止”,可能会导致事故指示发生。发生通信异常时,MOTION BUILDER Ver.2 的“强制停止”按钮将不起作用。 2、JOG 过程中,不能采用断开 PLC 的连接电缆等手段停止通讯。 KV-H20/H20S/H40S/H20G 单元的 JOG 继电器会一直保持 ON,机器继续运转,并可能导致事故发生。 3、执行监控或者写入参数(设定)时,不能断开和 PLC 的连接电缆。 否则会发生通讯错误,PC 可能会被重启。KV-H20/H20S/H40S/H20G 内的数据可 能会损坏。 4、在 RUN 过程中,KV-1000/700 进行 JOG 示教时,必须在 PROG 模式下实施。 如果扫描时间较长,则反映的时间变长,且可能发生无法预料的动作。 5、发送到  KV-1000/700  的单元设定信息必须与当前打开的梯形图程序的单元设定信 息一致。如果设定信息不同,则显示错误,且不运行。 6、错误操作或者静电等会引起数据变化或者去失,为了保护数据,请定期进行备份。 指示 关于数据的变化或者消失引起的损失,本公司不负任何责任,请谅解。 7、保存数据时,如果需要保留原来保存的数据,则选择“重命名保存”。 如果“覆盖保存”则会失去原来保存的数据。 运行环境及系统配置 运行 MOTION BUILDER Ver.2 ,必须具备如下环境。 请确认您使用的系统是否符合如下条件、是否备齐了必需的设备。 对应的 PC 机型 •  IBM PC 以及 PC/AT 兼容机(DOS/V) 系统配置 •  CPU Pentium 133 MHz 以上 支持 Windows 的打印 (推荐 Pentium 200 MHz 以上) •  内存容量扩展内存  64MB 以上 •  硬盘可用空间  20MB 以上 •  CD-ROM 驱动器 •  接口  RS-232C 或者 USB

    标签: BUILDER MOTION Ver 使用说明书

    上传时间: 2013-10-08

    上传用户:fujiura

  • Orcad导入Pads过程

    Orcad导入Pads过程

    标签: Orcad Pads 过程

    上传时间: 2013-11-23

    上传用户:chongchongsunnan

  • 中兴通讯硬件巨作:信号完整性基础知识

    中兴通讯硬件一部巨作-信号完整性 近年来,通讯技术、计算机技术的发展越来越快,高速数字电路在设计中的运用越来 越多,数字接入设备的交换能力已从百兆、千兆发展到几十千兆。高速数字电路设计对信 号完整性技术的需求越来越迫切。 在中、 大规模电子系统的设计中, 系统地综合运用信号完整性技术可以带来很多好处, 如缩短研发周期、降低产品成本、降低研发成本、提高产品性能、提高产品可靠性。 数字电路在具有逻辑电路功能的同时,也具有丰富的模拟特性,电路设计工程师需要 通过精确测定、或估算各种噪声的幅度及其时域变化,将电路抗干扰能力精确分配给各种 噪声,经过精心设计和权衡,控制总噪声不超过电路的抗干扰能力,保证产品性能的可靠 实现。 为了满足中兴上研一所的科研需要, 我们在去年和今年关于信号完整性技术合作的基 础上,克服时间紧、任务重的困难,编写了这份硬件设计培训系列教材的“信号完整性” 部分。由于我们的经验和知识所限,这部分教材肯定有不完善之处,欢迎广大读者和专家 批评指正。 本教材的对象是所内硬件设计工程师, 针对我所的实际情况, 选编了第一章——导论、 第二章——数字电路工作原理、第三章——传输线理论、第四章——直流供电系统设计, 相信会给大家带来益处。同时,也希望通过我们的不懈努力能消除大家在信号完整性方面 的烦脑。 在编写本教材的过程中,得到了沙国海、张亚东、沈煜、何广敏、钟建兔、刘辉、曹 俊等的指导和帮助,尤其在审稿时提出了很多建设性的意见,在此一并致谢!

    标签: 中兴通讯 硬件 信号完整性 基础知识

    上传时间: 2013-11-03

    上传用户:奇奇奔奔

  • Cadance Allegro16.6破解过程详解

      Allegro16.6 破解过程详解   1. 安装 licensemanager ( 可以安装到任何盘 ) ,最后问选择 license 路径时,单击cancel ,然后finish ,安装完成后重新启动电脑。

    标签: Cadance Allegro 16.6 破解

    上传时间: 2013-11-11

    上传用户:sjb555

  • 自制电路板制作PCB的过程

    自制电路板制作PCB的过程

    标签: PCB 自制电路 过程

    上传时间: 2013-12-27

    上传用户:star_in_rain

  • 热转印PCB制板过程实录热转印做PCB板的

    知识_热转印PCB制板过程实录热转印做PCB板的

    标签: PCB 热转印 过程

    上传时间: 2013-11-07

    上传用户:苍山观海

  • Verilog_HDL的故事_之_反应和调试过程

    Verilog_HDL的故事_之_反应和调试过程

    标签: Verilog_HDL 调试过程

    上传时间: 2013-10-11

    上传用户:zhangfx728