虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

低密度校验码

  • 单片机串行通信时要用的CRC校验源码

    单片机串行通信时要用的CRC校验源码,带源函数,可方便移植

    标签: CRC 单片机 串行通信 校验源码

    上传时间: 2014-01-07

    上传用户:1051290259

  • 第1章 用于可靠数字传输和存储的编码 第2章 代数引论 第3章 线性分组码 第4章 重要的线性分组吗 第5章 循环码 第6章 二进制BCH码 第7章 非二进制BCH码、RS码及其译码算法

    第1章 用于可靠数字传输和存储的编码 第2章 代数引论 第3章 线性分组码 第4章 重要的线性分组吗 第5章 循环码 第6章 二进制BCH码 第7章 非二进制BCH码、RS码及其译码算法 第8章 大数逻辑可译码有限几何码 第9章 线性分组码的网络 第10章 基于可靠性的线性分组码软判决译码算法 第11章 卷积码 第12章 卷积码的最优译码 第13章 卷积码的次优译码 第14章 基于网络的软判决译码算法 第15章 级联编码、码分解与多阶段译码 第16章 Turbo编码  第17章 低密度单奇偶校验码 第18章 网络编码调制 第19章 分组编码调制 第20章 纠突发错误码 第21章 纠突发错误卷积码 第22章 自动请求重传(ARQ)策略 附录A 伽罗华域的表 附录B GF(2m)中元素的最小多项式 附录C 长度至2 10-1的二进制本原BCH码的生成多项式 9.6 卷积码

    标签: BCH 二进制 线性 数字传输

    上传时间: 2014-01-10

    上传用户:fnhhs

  • 用VHDL实现3位二进制信息码的并行偶发生及校验电路

    用VHDL实现3位二进制信息码的并行偶发生及校验电路

    标签: VHDL 二进制 并行 发生

    上传时间: 2013-12-24

    上传用户:三人用菜

  • 摘要:电压监测仪的校验工作量大、 效率和精度低

    摘要:电压监测仪的校验工作量大、 效率和精度低, 为保证电压监测仪性能指标, 研制了一种对单相电压监测统计仪进行精度、 灵敏度、 谐波、 时间试验的校验装置。装置以高速单片机为核心, 利用丰富的P C机资源、 融合F P G A 技术、 点阵图形液晶等技术, 实现监测仪误差校验过程的自动控制、微机数据管理、 程控操作、 故障保护。实验结果表明装置综合误差为0 . 1 级, 输出电压失真度小于0 . 5 , 系 统运行准确、 数据传输可靠、 操作方便及功能完善。

    标签: 电压监测仪 效率 精度

    上传时间: 2014-07-05

    上传用户:stella2015

  • 主要介绍CRC校验源码分析

    主要介绍CRC校验源码分析,怎样得到这些CRC校验源码

    标签: CRC 校验源码

    上传时间: 2013-12-21

    上传用户:dave520l

  • 这是一个校验验证码

    这是一个校验验证码,包括一个完整的界面和图片文件夹

    标签:

    上传时间: 2014-06-04

    上传用户:sqq

  • 8位crc校验的计算源码,查表计算,可以计算任意8位的多项式的校验

    8位crc校验的计算源码,查表计算,可以计算任意8位的多项式的校验

    标签: 计算 crc 8位 源码

    上传时间: 2013-12-30

    上传用户:王小奇

  • 此代码为用比特填充法编写的ldpc码的校验矩阵。它的girth为6

    此代码为用比特填充法编写的ldpc码的校验矩阵。它的girth为6,最大行重为8,列重为3

    标签: girth ldpc 代码 比特

    上传时间: 2013-12-07

    上传用户:ma1301115706

  • 基于FPGA的串行通信实现与CRC校验

    本文应用EDA技术,基于FPGA器件设计与实现UART,并采用CRC校验。主要工作如下: 1、在异步串行通信电路部分完全用FPGA来实现。选用Xilinx公司的SpartanⅢ系列的XC3S1000来实现异步串行通信的接收、发送和接口控制功能,利用FPGA集成度比较高,具有在线可编程能力,在其完成各种功能的同时,完全可以将串行通信接口构建其中,可根据实际需求分配资源。 2、利用VerilogHDL语言非常容易掌握,功能比VHDL更强大的特点,可以在设计时不断修改程序,来适用不同规模的应用,而且采用Verilog输入法与工艺性无关,利用系统设计时对芯片的要求,施加不同的约束条件,即可设计出实际电路。 3、利用ModelSim仿真工具对程序进行功能仿真和时序仿真,以验证设计是否能获得所期望的功能,确定设计程序配置到逻辑芯片之后是否可以运行,以及程序在目标器件中的时序关系。 4、为保证数据传输的正确性,采用循环冗余校验CRC(CyclicRedundancyCheck),该编码简单,误判概率低,为了减少硬件成本,降低硬件设计的复杂度,本设计通过CRC算法软件实现。 实验结果表明,基于EDA技术的现场可编程门阵列FPGA集成度高,结构灵活,设计方法多样,开发周期短,调试方便,修改容易,采用FPGA较好地实现了串行数据的通信功能,并对数据作了一定的处理,本设计中为CRC校验。另外,可以利用FPGA的在线可编程特性,对本设计电路进行功能扩展,以满足更高的要求。

    标签: FPGA CRC 串行 通信实现

    上传时间: 2013-04-24

    上传用户:Altman

  • UCD系列数字电源控制器数据包错误校验

    UCD 系列数字电源控制器包括UCD3000 和UCD9000 两个系列,所使用的通讯协议都是电源管理总线(PMBus)协议。PMBus 有4 条信号线,分别是时钟、数据、告警以及控制。PMBus 传输层是基于低成本系统管理总线(SMBus),而SMBus 是个功能更为强健的标准I2C 串行总线的版本,具有分组错误检查和主机通知功能。为了提高通讯数据的可靠性,它们都内置了通讯数据错误校验(PEC)功能。UCD 系列控制器主要利用循环冗余校验(CRC)来实现PEC 功能。本文首先简单介绍CRC 原理,然后通过实例来说明PEC 校验字节如何产生的  

    标签: UCD 数字电源控制器 数据包 错误

    上传时间: 2013-11-11

    上传用户:1318695663