项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求是:实现10ms内对中心谐振频率为20kHz、标度因数为100Hz/g、量程为±50g、分辨率为1mg的硅微谐振式加速度计输出的频率信号的测量,等效测量误差为±1mg。电路的控制核心为单片机,具有串行接口以便将测量结果传送给PC机从而分析、保存测量结果。 按研究内容设计了软硬件。软件采用多周期同步法实现高精度,快速度的频率测量方案,并使用CPLD编程实现,这也是最难的地方。硬件采用现在流行的3.3V供电系统,选用EPM240T100C5N和较为实用的AVR单片机芯片Atmega64L,对应3.3V供电系统,串行接口使用MAX3232。 最后完成了PCB板的制作,经反复调试后得到了非常好的效果。采集的数据满足项目研究内容中的要求,当提高有源晶振的频率时,精度有大大提高了,此时已远远满足了项目中高精度,快速度测量的要求。另外,采用MFC编程编写了上位机的数据接收和数据处理专用软件,集数据采集,运算,作图,保存功能于一体。 此为上位机程序部分
上传时间: 2017-02-13
上传用户:大三三
差分跳频(DFH)是集跳频图案、信息调制与解调于一体,是一个全面基于数字信号处理的全新概念的通信系统,其技术体制和原理与常规跳频完全不同,较好地解决了数据速率和跟踪干扰等问题,代表了当前短波通信的一个重要发展方向。美国Sanders公司推出了名为CHESS的新型短波跳频通信系统,并获得了成功,但我国对该体制和技术的研究还处于初始阶段,目前还不太成熟,离实际应用还有一段距离。 本文主要基于FPGA芯片的基础上对差分跳频进行了研究,用FPGA来实现数字信号处理可以很好地解决并行性和速度问题,而且其灵活的可配置特性,使得FPGA构成的DSP系统非常易于修改、测试及硬件升级。而且设计中尽量采用软件无线电体系结构,减少模拟环节,把数字化处理尽量靠近天线,从而建立一个通用、标准、模块化的硬件平台,用软件编程来实现差分跳频的各种功能,从基于硬件的设计方法中解放出来。 本文首先介绍了课题背景及研究的意义,阐述了目前差分跳频中频率合成跟频率识别的实现方案。在频率合成中,着重对DDS的相位截断误差及幅度量化误差进行仿真,找出基于FPGA实现的最佳参数及改善方法。在频率识别中,基于Xilinx公司提供FFT IP核,接收端中的位同步,频率识别均在FFT的理论上进行设计。最后根据设计方案制作基于FPGA的电路板。 设计中跳频图案、直接数字频率合成器、频率识别、位同步、跳频图案恢复、线性调频z变换等模块均采用Verilog和VHDL两种通用硬件描述语言进行设计,以便能够在所有厂家的FPGA芯片中移植。
上传时间: 2013-07-22
上传用户:yezhihao
信号完整性是高速数字系统中要解决的一个首要问题之一,如何在高速PCB 设计过程中充分考虑信号完整性因素,并采取有效的控制措施,已经成为当今系统设计能否成功的关键。在这方面,差分线对具有很多优势,比如更高的比特率 ,更低的功耗 ,更好的噪声性能和更稳定的可靠性等。目前,差分线对在高速数字电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分线对设计。介绍了差分线对在PCB 设计中的一些要点,并给出具体设计方案。
上传时间: 2014-12-24
上传用户:540750247
信号完整性是高速数字系统中要解决的一个首要问题之一,如何在高速PCB 设计过程中充分考虑信号完整性因素,并采取有效的控制措施,已经成为当今系统设计能否成功的关键。在这方面,差分线对具有很多优势,比如更高的比特率 ,更低的功耗 ,更好的噪声性能和更稳定的可靠性等。目前,差分线对在高速数字电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分线对设计。介绍了差分线对在PCB 设计中的一些要点,并给出具体设计方案。
上传时间: 2013-10-26
上传用户:lps11188
FSK差分检波系统仿真的课程设计 本课程设计主要利用MATLAB集成环境下的Simulink仿真平台,设计一个FSK信号差分检波系统。观察FSK调制前后的信号波形,并对调制前后信号的频谱进行分析,再以调制信号为输入,构建差分检波解调系统电路,观察解调前后的信号波形,并对解调前后信号的频谱进行分析。加入噪声分析通过三种不同信道FSK信号差分检波系统接受信号的性能。仿真结果,基本达到课程设计要求。
上传时间: 2014-11-29
上传用户:lnnn30
GMSK的1bit差分调制解调程序,基带信号
上传时间: 2014-01-26
上传用户:123啊
DVI(Digital Visual Interface),是1999年由Silicon Im-age、lntel(英特尔)、Compaq(康柏)、IBM、HP(惠普)、NEC、Fujitsu(富士通)等公司共同组成的数字显示工作组DDWG(Digital Display Working Group)推出的接口标准,其外观是一个24针的接插件(中-1。DVI接口采用高速串行的方式传输数据,在正常的使用情况下,DVI传输从计算机引出后直接连接到显示终蜡,中间只经过两对匹配的连接器和长度比较短的DVI线缆,DVI信号在这种情况下的传输一般都不会存在什么问题。当前在工业控制等恶劣环境领域DVI接口的使用频率也越来越频繁,在工业控制环境下,DVI传输需要经过除标准传输线缆外的其它环境,如底板、转接线等,传输线的长度也可能比较长,而且当前在工业控制领域基于DVI接口的电路基本上仍然采用原有的VGA接口电路的方式进行设计,在信号引出时仍采用传统连接器,而不是专用的差分连接器。以上这些情况都导致在工业控制环境下DVI信号传输经常出现信号完整性问题]。本文针对常见的DVI信号完整性问题,提出了基于电路仿真的解决方法,并结合具体的硬件平台详细说明了该方法的实现过程。使用基于电路仿真的方法可以得到DVI传输的极限情况,合理为设计留有裕度。最后通过高速示波器对电路的测试验证了仿真方法
上传时间: 2022-06-18
上传用户:
电磁场计算中的时域有限差分法(王常清) pdf版
上传时间: 2013-04-15
上传用户:eeworm
专辑类-微波相关专辑-共31册-341M 电磁场计算中的时域有限差分法(王常清)-382页-12.3M-pdf版.pdf
上传时间: 2013-04-24
上传用户:liuxiaojie
近年来,随着集成电路技术和电源管理技术的发展,低压差线性稳压器(LDO)受到了普遍的关注,被广泛应用于便携式电子产品如PDA、MP3播放器、数码相机、无线电话与通信设备、医疗设备和测试仪器等中,但国内研究起步晚,市场大部分被国外产品占有,因此,开展本课题的研究具有特别重要的意义。 首先,简单阐述了课题研究的背景及意义,分析了低压差线性稳压器(LDO)研究的现状和发展趋势,并提出了设计的预期技术指标。 其次,详细分析了LDO线性稳压器的理论基础,包括其结构、各功能模块的作用、系统工作原理、性能指标定义及设计时对性能指标之间相互矛盾的折衷考虑。 再次,设计了基于自偏置电流源的带隙基准电压源,选取PMOS管作为系统的调整元件并计算出了其尺寸,设计了基于CMOS工艺的两级误差运算放大器。利用HSPICE工具仿真了基准电压源和误差运算放大器的相关性能参数。 然后,重点分析了稳压器的稳定性特征,指出系统存在的潜在不稳定性,详细论述了稳定性补偿的必要性,比较了业界使用过的几种稳定性补偿方法的不足之处,提出了一种基于电容反馈VCCS的补偿方法,对系统进行了稳定性的补偿; 最后,将所设计的模块进行联合,设计了一款基于CMOS工艺的LDO线性稳压器电路,利用HSPICE工具验证了其压差电压、静态电流、线性调整率等性能指标,仿真结果验证了理论分析的正确性、设计方法的可行性。
上传时间: 2013-07-08
上传用户:Wibbly