虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

低功耗技术

  • 基于HT45R37V的低功耗C/R-F型八位OTP单片机

    基于HT45R37V的低功耗C/R-F型八位OTP单片机 HT45R37V 是一款低功耗C/R-F 型具有8 位高性能精简指令集的单片机,专门为需要VFD 功能的产品而设计。作为一款C/R-F 型的单片机,它可以连接9 个外部电容型或电阻型传感器,并把它们的电容值或电阻值转换成相应的频率进行处理。此外,单片机带有内部A/D 转换器,能够直接与模拟信号相连接,且它还集成了一个双通道的脉冲宽度调节器,用于控制外部的马达和LED 灯等。这款单片机是专门为VFD 产品应用而设计的,它能直接驱动VFD 面板。

    标签: 37V 45R R37 R-F

    上传时间: 2013-10-16

    上传用户:packlj

  • 基于HT45R37的低功耗C/R-F型八位OTP单片机

    基于HT45R37的低功耗C/R-F型八位OTP单片机 HT45R37 是一款低功耗C/R-F 型具有8 位高性能精简指令集的单片机。作为一款C/R-F 型的单片机,它可以连接16 个外部电容/电阻式传感器,并把它们的电容值或电阻值转换成相应的频率进行处理。此外,单片机带有内部A/D 转换器,能够直接与模拟信号相连接,且它还集成了双通道的脉冲宽度调节器,用于控制外部的马达和LED 灯等。

    标签: 45R R37 R-F OTP

    上传时间: 2013-11-23

    上传用户:chenlong

  • MSP430F449在超低功耗高精度雷达液位仪中的应用

    MSP430F449在超低功耗高精度雷达液位仪中的应用 MSP430F449系列是TI公司的超低功耗单片机系列产品。

    标签: 430F F449 MSP 430

    上传时间: 2013-11-13

    上传用户:xinshou123456

  • NCV4269低功耗5V稳压源产品简介手册

    NCV4269是一款精准的低功耗5V稳压源,它的输出电流负载为150mA。输出电压的精确度为±2.0%,在输出电流为100mA时输出电压的最大纹波电压为0.5V。NCV4269的最大特点就是静态电流小,在输出电流为1.0mA时静态电流只有240μA。这一特点非常适合应用与利用电池供电的微处理器设备。

    标签: 4269 NCV 低功耗 产品简介

    上传时间: 2013-11-08

    上传用户:yimoney

  • 基于ARM926EJ-S内核的低功耗ARM

    TI半导体针对工业应用推出了基于ARM926EJ-S内核的低功耗ARM9处理器AM17xx和AM18xx。其中,AM17xx 和OMAPL137在软件和引脚上兼容;AM18xx 和OMAPL138在软件和引脚上兼容。基于本系列处理器,用户可快速开发出具有强壮可靠操作系统、丰富用户接口、高性能的处理能力的设备。

    标签: ARM EJ-S 926 内核

    上传时间: 2013-10-19

    上传用户:9牛10

  • 飞利浦SC16C器件和飞利浦低功耗SC16CxxxB器件之间

    本应用规格书详细描述了飞利浦一通道和两通道SC16Cxxx 器件与飞利浦低功耗SC16CxxxB 器件之间的不同,希望从原飞利浦方案转移到新方案的客户能够在这流程中找到有用的信息。

    标签: CxxxB SC 16 16C

    上传时间: 2013-10-15

    上传用户:a3318966

  • 单片机系统的低功耗设计策略

    单片机系统的低功耗设计策略:摘要嵌入式系统的低功耗设计需要全面分析各方面因素,统筹规划。在设计之初,各个因素往往是相互制约、相互影响的,一个降低系统功耗的措施有时会带来其他方面的“负效应”。因此,降低系统整体功耗,需要仔细分析和计算。本文从硬件和应用软件设计两个方面,阐述一个以单片机为核心的嵌入式系统低功耗设计时所需考虑的一些问题。关键词低功耗设计 硬件设计 应用软件设计 低功耗模式  在嵌入式应用中,系统的功耗越来越受到人们的重视,这一点对于需要电池供电的便携式系统尤其明显。降低系统功耗,延长电池的寿命,就是降低系统的运行成本。对于以单片机为核心的嵌入式应用,系统功耗的最小化需要从软、硬件设计两方面入手。  随着越来越多的嵌入式应用使用了实时操作系统,如何在操作系统层面上降低系统功耗也成为一个值得关注的问题。限于篇幅,本文仅从硬件设计和应用软件设计两个方面讨论。

    标签: 单片机系统 低功耗设计 策略

    上传时间: 2013-11-21

    上传用户:zhenyushaw

  • 时钟和低功耗模式

    时钟和低功耗模式片内集成有PLL(锁相环)电路。外接的基准晶体+PLL(锁相环)电路共同组成系统时钟电路。有关引脚:XTAL1/CLKIN:外接的基准晶体到片内振荡器输入引脚;如使用外部振荡器,外部振荡器的输出必须接该脚。XTAL2:片内PLL振荡器输出引脚;CLKOUT/IOPE0:该脚可作为时钟输出或通用IO脚;可用来输出CPU时钟或看门狗定时器时钟;由系统控制状态寄存器(SCSR1)中的位14决定。

    标签: 时钟 低功耗 模式

    上传时间: 2013-10-24

    上传用户:1159797854

  • dsPIC30F看门狗定时器和低功耗模式

    本章介绍dsPIC30F器件系列的看门狗定时器(WDT)和低功耗模式。dsPIC DSC 器件有两种低功耗模式,可以通过执行PWRSAV指令进入:• 休眠模式:CPU、系统时钟源和任何依靠系统时钟源工作的外设都被禁止。这是器件的最低功耗模式。• 空闲模式:CPU 被禁止,但是系统时钟源继续工作。外设继续工作,但可以有选择地禁止。WDT在使能时使用内部LPRC 时钟源工作,而且如果WDT没有被软件清零,它可以通过复位器件来检测系统软件的异常情况。可以使用WDT后分频器选择不同的WDT超时周期。WDT也可用于将器件从休眠或空闲模式唤醒。

    标签: dsPIC 30F 30 看门狗定时器

    上传时间: 2014-02-01

    上传用户:金苑科技

  • 采用低成本FPGA实现高效的低功耗PCIe接口

      白皮书:采用低成本FPGA实现高效的低功耗PCIe接口   了解一个基于DDR3存储器控制器的真实PCI Express® (PCIe®) Gen1x4参考设计演示高效的Cyclone V FPGA怎样降低系统总成本,同时实现性能和功耗目标。点击马上下载!

    标签: FPGA PCIe 低功耗 接口

    上传时间: 2013-11-16

    上传用户:huangld