虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

伺服环路

  • BUCK电路的环路计算补偿仿真

    本示例从简单的BUCK电路入手,详细说明了如何进行电源环路的计算和补偿,并通过saber仿真验证环路补偿的合理性。

    标签: BUCK 电路 环路计算 仿真

    上传时间: 2013-10-17

    上传用户:shen954166632

  • 高PF反激临界模式开关电源的环路设计

    目前开关电源市场上单端反激式的开关电源占有很大的份额,控制环路的设计是反激电源中关键的步骤之一。主要对基于L6561临界(TM)模式下高功率因数(PF)单端反激式开关电源的控制环路设计进行了论述,文中通过对环路中各级的传递函数进行了定性分析和定量计算,进而给出了环路的补偿电路。通过选择合适的相位裕量来保证系统的稳定性,并通过图解法验证了该环路可以使系统具有较好的稳定性。

    标签: 反激临界模式 开关电源 环路设计

    上传时间: 2013-10-14

    上传用户:zukfu

  • 运放稳定性_4_环路稳定性主要技巧与经验

    环路设计

    标签: 运放 稳定性 环路稳定性 经验

    上传时间: 2013-11-22

    上传用户:cicizoe

  • 纯滞后环对数字电源环路影响的研究

    研究了滞后环对数字电源的影响和滞后环的等效简化模型,给出了基于Matlab数字电源补偿器的设计步骤。仿真和实验表明,通过该方法设计的数字电源环路稳定性得到了有效保证。

    标签: 对数 电源环路

    上传时间: 2014-04-15

    上传用户:dvfeng

  • 单片机开服各种辅助小工具

    单片机开服各种辅助小工具

    标签: 单片机 辅助

    上传时间: 2013-10-11

    上传用户:金苑科技

  • 基于FPGA的时钟跟踪环路的设计

    提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。

    标签: FPGA 时钟 跟踪环路

    上传时间: 2014-12-28

    上传用户:498732662

  • 基于FPGA的全数字锁相环路的设计

    介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。

    标签: FPGA 全数字 锁相环路

    上传时间: 2014-12-28

    上传用户:ruixue198909

  • 基于FPGA的时钟跟踪环路的设计

    提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。

    标签: FPGA 时钟 跟踪环路

    上传时间: 2015-01-02

    上传用户:bhqrd30

  • 基于FPGA的全数字锁相环路的设计

    介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。

    标签: FPGA 全数字 锁相环路

    上传时间: 2013-10-20

    上传用户:yl8908

  • 網絡監控工具服務器端

    網絡監控工具服務器端

    标签:

    上传时间: 2015-01-19

    上传用户:xcy122677