虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

优化篇

  • ECC密码算法的FPGA实现及优化设计

      本文主要对基于FPGA芯片的椭圆曲线密码算法的实现及优化设计进行了研究。由于点乘运算极大影响了椭圆曲线密码系统的加/解密速度,本文对点乘运算的FPGA设计进行了重点优化。首先比较分析了三种点乘算法,从运算复杂度的角度确定了蒙哥马里算法是最利于FPGA芯片实现的。然后根据蒙哥马里算法,用VerilogHDL语言实现了基于FPGA芯片的椭圆域中的基本运算(模加、模乘、模平方和模逆)。通过三种模乘算法在FPGA上的实现,设计出一种串并混合的乘法器,达到了面积与速度的最佳匹配。 本文利用Modelsim对本课题设计的硬件系统进行了仿真实验,验证了所设计的硬件系统完成了椭圆曲线密码算法在FPGA上的实现。最后使用SynplifyPro进行综合及布局布线,综合报告文件证明了本课题所设计的ECC加密系统达到了优化芯片速度和面积的目的。

    标签: FPGA ECC 密码算法 优化设计

    上传时间: 2013-04-24

    上传用户:thuyenvinh

  • H.264解码算法优化及在ARM上的移植

    在信息化发展的当前,音视频等多媒体作为信息的载体,在社会生活的各个领域,起着越来越重要的作用。数字视频的海量性成为阻碍其应用的的瓶颈之一。在这种情况下,H.264作为新一代的视频压缩标准,以其高性能的压缩效率,成为备受关注的焦点和研究问题。H.264通过运动估计/运动补偿(MP/MC)消除视频时间冗余,对差值图像进行离散余弦变换(DCT)消除空间冗余,对量化后的系数进行可变长编码(VLC)消除统计冗余,获得了极高的压缩效率。随着嵌入式处理器性能的逐渐提升和3G网络即将商用的推动,H.264以其优秀的压缩性能,无论是无线信道传输方面,还是存储容量有限的嵌入式设备都具有广阔的应用前景。 但H.264在提升压缩性能的同时付出的代价是算法复杂度的成倍增加,实际应用中人们对视频解码的实时性要求严格,已出现的对应算法代码多基于PC通用处理器实现,而嵌入式设备的主频和处理能力仍然相对有限,存储容量相对较小,总线速率相对偏低,因此必须对标准对应算法进行优化移植,才能满足实际应用的需求。 本文在对H.264标准及其新特性进行详细介绍后,重点研究了在解码端如何针对解码耗时较多的模块进行改进,然后将算法移植到ARM平台,并针对平台特点作出相应优化,最后完成解码图象显示,并给出了测试结果。本文主要完成的工作如下: 详细分析了H.264的参考软件JM中解码流程,并利用测试工具分析了各模块耗时,针对耗时较多的模块如插值运算及去块滤波模块,提出了对应的改进算法并在H.264的参考软件JM86上进行了实现,PC测试实验证明了算法改进的优越性和运算优化的可行性。最后针对ARM平台,在对程序结构和对应代码进行优化之后,将其移植到WINCE系统之下,同时给出了WINCE平台解码后图象加速显示方法,并对最终测试结果与性能做出了评价。

    标签: 264 ARM 解码 算法优化

    上传时间: 2013-06-04

    上传用户:shijiang

  • 基于ARM的汽车电动助力转向控制系统的设计及优化

    电动助力转向系统(EPS)是集节能、环保、安全为一体的前沿技术,是未来车辆转向系统的发展方向。本文研究了电动助力转向系统的构成和工作原理,自主研发设计了一套电动助力转向控制系统,并进行实车试验。 控制系统中采用了基于ARM7TDMI—S内核的高性能芯片LPC2131芯片(EasyARM2131开发板)进行控制器设计,分析和选择了系统的控制策略,完成了控制器的硬件和软件设计。系统的控制策略中采用了折线改进型助力曲线助力方式和模糊与数字PID相结合的控制方法,并进行相关补偿控制的分析;硬件设计过程中采用了抗干扰技术进行优化设计,完成了信号采集和处理电路、电机驱动电路、电源电路以及故障诊断等电路设计;软件设计采用了结构化的没计思想,完成了包括控制系统主程序、A/D采集子程序、车速和发动机信号的采集子程序、电机PWM控制驱动子程序以及故障诊断和信息显示子程序的设计,并在扭矩信号处理程序中应用容错技术进行了软件冗余优化设计。 本文对自主开发设计的EPS控制系统进行了实车试验和结果分析,试验结果表明,本文所设计的基于ARM的汽车电动助力转向控制系统在转向轻便性、稳定性和可靠性等方面性能良好,完全满足设计要求。

    标签: ARM 汽车 控制系统 电动助力转向

    上传时间: 2013-07-21

    上传用户:cuibaigao

  • 基于三维磁场计算的永磁音圈电机结构优化设计

    音圈电机(VoiceCoilMotor,简称VCM)是特种直线电机,其工作原理与扬声器的音圈类似。其最突出的特点是体积小、重量轻,动作速度快,可以达到很高的定位精度,推力均匀。自从问世以来,广泛的应用在计算机存储设备、航天仪器(例如航天制冷机)、精密测距仪器(例如霍尔位移测量装置)、精密车床以及移动电话中。目前,生产出的VCM电机广泛应用于消费类和生产类市场,特别是高档家用电器和计算机中。 针对目前我国VCM结构设计的不足及工艺的落后,本文结合现有的加工工艺,研究永磁VCM的设计及结构优化,具体内容如下: 首先,介绍VCM工作原理,以及内磁式与外磁式、长音圈与短音圈、动圈式与动铁式、直线式与摇臂式等不同结构VCM及相应特点,阐述了力矩常数的意义及其对电机性能的影响,并详细介绍了VCM在光盘驱动器、硬盘驱动器,以及在电刷试验台(提供静压力)中的典型应用。 其次,从电机电磁场的基本理论出发,介绍有限元及其在电磁场仿真计算中的应用,并采用有限元软件ANSYS,结合实际算例,对VCM进行建模和仿真。 再次,文中详细介绍了永磁VCM的设计过程,提出了设计方法以供参考,其中包含了定量计算,包括了永磁体材料的选择、体积的计算,音圈的设计(匝数计算及选型),以及电机整体的机械结构设计。 最后,结合设计VCM应当遵循的原则,提出了若干结构优化设计方案。在理论推导和分析的基础上,结合仿真软件ANSYS,对几种结构分别进行了电机电磁场以及电机性能的仿真分析,其中包括:采用钕铁硼永磁的单励磁结构VCM与传统铁氧体VCM的性能差异;增加极靴对VCM性能影响;增加短路环及变换结构对VCM动态响应速度的影响等。

    标签: 磁场 优化设计 计算 音圈电机

    上传时间: 2013-06-10

    上传用户:wanghui2438

  • 盘式无铁心永磁同步电机磁场分析及磁钢结构优化

    盘式永磁同步电动机是一种性能优越、但结构特殊的电动机。作为一种理想的驱动装置,其应用范围遍及航天、国防、工农业生产和日常生活的各个领域。本文利用稀土永磁材料钕铁硼的高矫顽力,提出了一种省却了铁心的双转子、单定子结构盘式无铁心永磁同步电机,进一步减轻了电机的质量并消除转矩脉动。 对电机的设计、性能预测都离不开电机电磁场的计算。不同于传统的圆柱式径向磁通电机,盘式无铁心电机是轴向磁通电机,外加其无铁心的结构,决定了该电机的磁场呈三维、开域分布。对它的电磁场分析,不能采用对待径向磁通电机的化为二维磁场的分析方法。 本文研究的重点内容分为两部分:(1)在盘式无铁心永磁同步电机的结构上,建立其磁场三维模型,由三维有限元法计算三维电磁场,分析计算结果,并总结出盘式无铁心永磁同步电机的磁场分布规律。 (2)在磁场计算的基础上,将Halbach型永磁体阵列的理论应用到磁钢设计中来,提出磁钢结构优化方案,研究出适合于盘式无铁心永磁同步电机的磁钢结构,以获得理想的磁场波形和磁密值。 本文首先从磁路计算的方法入手,通过磁路计算分析出盘式无铁心永磁同步电机的磁场分布特点。其后直接运用三维有限元法求解该电机的电磁场,分析计算结果。为了获得低漏磁、高气隙磁密值、正弦形的气隙磁场分布,本文先后提出普通轴向充磁磁钢结构、不等厚轴向充磁磁钢结构并将Halbach阵列的理论应用到盘式无铁心永磁同步电机的磁刚结构优化中,讨论了三种不同角度的Halbach型永磁体阵列。最后为了简化磁钢的加工工艺,将不等厚永磁体阵列与Halbach永磁体阵列相结合,提出了最经济、有效的改进型Halbach永磁体阵列,给出具体磁钢尺寸,并运用ANSYS软件对各种磁钢结构产生的磁场进行结果仿真。

    标签: 永磁同步电机 磁场分析 磁钢

    上传时间: 2013-06-23

    上传用户:zhaoq123

  • 无刷直流电动机优化设计和参数分析

    稀土永磁直流无刷电动机实际上是以电子换向代替机械换向的直流电动机,因而保持了直流电动机的优良性能,具有较好的起动和调速性能,又因它无需机械换向使电机的结构简单,可以根本上克服一般有刷电动机易于产生换向火花的弊病,在航天、机器人、数控机床等许多工业领域已得到广泛的应用.本文从稀土永磁无刷直流电动机的基本工作原理出发,分析了稀土永磁无刷电动机同普通无刷直流电动机的区别;阐述了稀土永磁电动机设计原理,并给出设计方法,然后运用实例来说明.在此基础上介绍遗传算法的特点,用遗传算法对稀土永磁电动机进行优化设计,达到预期的结果.最后,讨论了电机的结构参数对电机性能的影响.通过对稀土永磁直流无刷电动机的设计,分析在具体设计时所要解决一些疑难问题,对其特点进行总结.用遗传算法优化后,得出一些有用的结论.

    标签: 无刷直流电动机 优化设计 参数分析

    上传时间: 2013-04-24

    上传用户:chenjjer

  • 基于ARM和WindowsCE的H264解码器的研究及优化

    随着通信产业的发展,尤其是今年3G牌照的发放,视频业务在移动多媒体方面将会有更加重要的地位,所以在移动终端上实现支持高效视频编码标准的解码功能就成为一项非常有实际意义的工作。 H.264作为新一代的高压缩率的视频标准,凭借其较高的压缩率和优秀图像质量,使得H.264只要利用较小的空间就能存储更多的视频数据,在更低的网络带宽条件下提供更优质量的视频。然而高度的压缩必然付出较高的硬件代价。如何能完成视频良好解码并能节约硬件资源成为研究热点。 考虑到H.264视频编解码的计算复杂度,在硬件选择上一般比较注重高性能处理器的选择。计算目前主流的实现方式包括ASIC的专用集成芯片实现或者是DSP的软件实现。ARM处理器伴随技术的进步,尤其是对支持数字信号处理的功能加强后,在视频编解码领域的应用也越来越广泛。 本文以WindowsCE5.0和S3C2440A嵌入式平台作为H.264解码器的载体,研究的代码版本是t264-src-0.14,主要进行了以下几个方面的工作: 研究了H.264视频压缩标准和它的体系结构,尤其是对解码器部分进行了硬件要求的分析。 深入研究了WINCE5.0和ARM结合的平台特性,根据实际的硬件平台需要,定制了相应的操作系统。 完成了基于T264代码的解码库在WINCE5.0下的移植,并进行了相应的代码和算法的优化并完成了基于WINCE5.0操作系统下播放程序的编写。 通过实验数据证明,在基于单核的ARM芯片中,主要靠软件进行QCIF格式的H.264视频解码从而获得良好播放效果的方法是有效的。

    标签: WindowsCE H264 ARM 解码器

    上传时间: 2013-07-24

    上传用户:myworkpost

  • 高精度电网功率因数测量加权插值FFT优化算法

    高精度电网功率因数测量加权插值FFT优化算法

    标签: FFT 高精度 电网 功率因数

    上传时间: 2013-05-22

    上传用户:88mao

  • AES加、解密算法的FPGA优化设计

    2000年10月2日,美国国家标准与技术研究所宣布采用Rijndael算法作为高级加密标准,并于2002年5月26日正式生效,AES算法将在今后很长一段时间内,在信息安全中扮演重要角色。因此,对AES算法实现的研究就成为了国内外的热点,会在信息安全领域得到广泛的应用。用FPGA实现AES算法具有快速、灵活、开发周期短等优点。 本论文就是针对AES加、解密算法在同一片FPGA中的优化实现问题,在深入分析了AES算法的整体结构、基本变换以及加、解密流程的基础上,对AES算法的加、解密系统的FPGA优化设计进行了研究。主要内容为: 1.确定了实现方案以及关键技术,在比较了常用的结构后,采用了适合高速并行实现AES加、解密算法的结构——内外混合的流水线结构,并给出了总体的设计框图。由于流水线结构不适用于反馈模式,为了达到较高的运算速度,该系统使用的是电码本模式(ECB)的工作方式; 2.对各个子模块的设计分别予以详细分析,结合算法本身和FPGA的特点,采用查表法优化处理了字节代换运算,列混合运算和密钥扩展运算。同时,考虑到应用环境的不同,本设计支持数据分组为128比特,密钥长度为128比特、192比特以及256比特三种模式下的AES算法加、解密过程。完成了AES加、解密算法在同一片FPGA中实现的这个系统的优化设计; 3.利用QLJARTUSII开发工具进行代码的编写工作和综合编译工作,在 MODELSIM中进行仿真并给出仿真结果,给出了各个模块和整个设计的仿真测试结果; 4.和其他类似的设计做了横向对比,得出结论:本设计在保证了速度的基础上实现了资源和速度的均衡,在性能上具有较大的优势。

    标签: FPGA AES 解密 算法

    上传时间: 2013-05-25

    上传用户:wcl168881111111

  • H.264帧内预测算法优化及几个重要模块的FPGA实现

    H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性能,但是其复杂度却比一般编码器高的多。本文对H.264进行了编码复杂度分析,并统计了整个软件编码中计算量的分布。H.264中采用了率失真优化算法,提高了帧内预测编码的效率。在该算法下进行帧内预测时,为了得到一个宏块的预测模式,需要进行592次率失真代价计算。因此为了降低帧内预测模式选择的计算复杂度,本文改进了帧内预测模式选择算法。实践证明,在PSNR值的损失可以忽略不计的情况下,该算法相比原算法,帧内编码时间平均节约60﹪以上,对编码的实时性有较大帮助。 为了实现实时编码,考虑到FPGA的高效运算速度和使用灵活性,本文还研究了H.264编码器基本档次的FPGA实现。首先研究了H.264编码器硬件实现架构,并对影响编码速度,且具有硬件实现优越性的几个重要部分进行了算法研究和FPGA.实现。本文主要研究了H.264编码器中整数DCT变换、量化、Zig-Zag扫描、CAVLC编码以及反量化、逆整数DCT变换等部分。分别对这些模块进行了综合和时序仿真,并将验证后通过的系统模块下载到Xilinx virtex-Ⅱ Pro的FPGA中,进行了在线测试,验证了该系统对输入的残差数据实时压缩编码的功能。 本文对H.264编码器帧内预测模式选择算法的改进,算法实现简单,对软件编码的实时性有很大帮助。本文对在单片FPGA上实现H.264编码器做出了探索性尝试,这对H.264编码器芯片的设计有着积极的借鉴性。

    标签: FPGA 264 帧内预测 算法优化

    上传时间: 2013-05-25

    上传用户:refent