虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

串行控制

  • SSI对从外设器件接收到的数据执行串行到并行转换。CPU可以访问SSI数据寄存器来发送和获得数据。发送和接收路径利用内部FIFO存储单元进行缓冲

    SSI对从外设器件接收到的数据执行串行到并行转换。CPU可以访问SSI数据寄存器来发送和获得数据。发送和接收路径利用内部FIFO存储单元进行缓冲,以允许最多8个16位的值在发送和接收模式中独立地存储。 使用 ssi 控制1位数码管的显示

    标签: SSI FIFO CPU 发送

    上传时间: 2014-01-24

    上传用户:pinksun9

  • 系统实验板原理图掌握七段码显示器硬件线路原理掌握用HD7279A 芯片 实现显示的编程方法 HD7279A 是一片具有串行接口的,可同时驱动8 位共阴式数码管(或64 只独立LED)的 智能显示

    系统实验板原理图掌握七段码显示器硬件线路原理掌握用HD7279A 芯片 实现显示的编程方法 HD7279A 是一片具有串行接口的,可同时驱动8 位共阴式数码管(或64 只独立LED)的 智能显示驱动芯片该芯片同时还可连接多达64 键的键盘矩阵 HD7279A 内部含有译码器可直接接受16 进制码HD7279A 还同时具有2 种译码方 式HD7279A 还具有多种控制指令如消隐闪烁左移右移段寻址等

    标签: 7279A 7279 HD LED

    上传时间: 2014-01-23

    上传用户:tedo811

  • 并串转换器:将并行输入的信号以串行方式输出

    并串转换器:将并行输入的信号以串行方式输出,这里要注意需先对时钟进行分频,用得到的低频信号控制时序,有利于观察结果(可以通过L灯观察结果)

    标签: 转换器 并行 信号 串行方式

    上传时间: 2013-12-21

    上传用户:jiahao131

  • SPI串行EEPROM系列中文数据手册

    说明:Microchip Technology Inc.采用存储容量为1 Kb至1Mb的低电压串行电可擦除PROM(Electrically Erasable PROM,EEPROM),支持兼容串行外设接口(Serial Peripheral Interface,SPI)的串行总线架构,该系列器件支持字节级和页级功能,存储容量为512 Kb和1Mb的器件还通常与基于闪存的产品结合使用,具有扇区和芯片擦除功能。所需的总线信号为时钟输入(SCK)线、独立的数据输入(S1)线和数据输出(SO)线。通过片选(CS)输入信号控制对器件的访问。可通过保持引脚(HOLD)暂停与器件的通信。器件被暂停后,除片选信号外的所有输入信号的变化都将被忽略,允许主机响应优先级更高的中断。整个SPI兼容系列器件都具有标准的8引脚PDIP和SOIC封装,以及更高级的封装,如8引脚TSSOP,MSOP.2x3DFN,5x6 DFN和6引脚SOT-23封装形式。所有封装均为符合RoHS标准的无铅(雾锡)封装。引脚图(未按比例绘制)

    标签: spi eeprom

    上传时间: 2022-06-20

    上传用户:fliang

  • VHDL的串行同步通信SPI设计.

    这是一个衡量通信速度的参数。它表示每秒钟传送的bit的个数。例如300波特表示每秒钟发送300个bit,当我们提到时钟周期时,我们就是指波特率例如如果协议需要4800波特率,那么时钟是4800Hz,这意味着串口通信在数据线上的采样率为4800Hz,通常电话线的波特率为14400,28800和36600,波特率可以远远大于这些值,但是波特率和距离成反比。串行口每秒发送或接收数据的码元数为传码,单位为波特,也叫波特率,若发送或接收一位数据所需时间为T,则波特率为1/T,相应的发送或接收时钟为1/T Hz。发送和接收设备的波特率应一致。位同步是实现收发双方的码元同步,由数据传输系统的同步控制电路实现。发送端由发送时钟的定时脉冲对数据序列取样再生,接收端由接收时钟的定时脉冲对接收数据序列取样判断,恢复原来的数据序列。因此,接收时钟和发送时钟必须同频同相,这是由接收端的定时提取和锁相环电路实现的。传码率与位同步必须同时满足。否则,接收设备接收不到有效信息

    标签: vhdl 串行同步通信 spi

    上传时间: 2022-06-22

    上传用户:

  • 用VB实现上位机与OMRONPLC串行通讯

    摘要:随着工业自动化的发展,PLC与计算机在工业中的应用越来越广泛,为了充分发挥它们的各自优越性,PIC与个人计算机间的通讯越来越频繁。本文以QMRON小型PLC CPIH为例,介绍了如何用vB编程软件实现上位机和PLC的串行通讯。该方案具有硬件简单,使用灵活的特点。对中小型控制系统实现人机界面有一定的参考价值。关健词:Visual Basic 6.0;可编程控制器;串行通讯随着工业控制要求的不断发展,上位机监控已基本成为集散控制系统所不可缺少的部分。一般情况下,在大型的集散控制系统中都是用专业工控组态软件制作上位机的监控界面,而以PLC厂家所推荐的DDE SERVER作为联系上位机和PLC的桥梁。操作员站采用工控组态软件实现画面监控。由于这种方案成本较高,所以在很多小型的集散控制系统中,趋向于采用通用工程软件,如DELPHI,VISUAL BASIC,VISUAL C++等编制上位机监控界面。同时,在一些实时性要求较高的监控应用中,用VISUALBASIC等工具可实现更底层的控制,在硬件配置相同时系统响应比工控组态软件要快。

    标签: vb 上位机 omronplc 通讯

    上传时间: 2022-06-26

    上传用户:

  • 基于USB的串行通信软硬件设计

    基于USB的串行通信软硬件设计

    标签: USB 串行通信 软硬件设计

    上传时间: 2013-08-04

    上传用户:eeworm

  • 基于USB的串行通信软硬件设计-41页-0.8M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M 基于USB的串行通信软硬件设计-41页-0.8M.pdf

    标签: USB 0.8 41

    上传时间: 2013-07-19

    上传用户:yatouzi118

  • 基于FPGA的高速串行接口模块仿真设计.rar

    现代社会信息量爆炸式增长,由于网络、多媒体等新技术的发展,用户对带宽和速度的需求快速增加。并行传输技术由于时钟抖动和偏移,以及PCB布线的困难,使得传输速率的进一步提升面临设计的极限;而高速串行通信技术凭借其带宽大、抗干扰性强和接口简单等优势,正迅速取代传统的并行技术,成为业界的主流。 本论文针对目前比较流行并且有很大发展潜力的两种高速串行接口电路——高速链路口和Rocket I/O进行研究,并以Xilinx公司最新款的Virtex-5 FPGA为研究平台进行仿真设计。本论文的主要工作是以某低成本相控阵雷达信号处理机为设计平台,在其中的一块信号处理板上,进行了基于LVDS(Low VoltageDifferential Signal)技术的高速LinkPort(链路口)设计和基于CML(Current ModeLogic)技术的Rocket I/O高速串行接口设计。首先在FPGA的软件中进行程序设计和功能、时序的仿真,当仿真验证通过之后,重点是在硬件平台上进行调试。硬件调试验证的方法是将DSP TS201的链路口功能与在FPGA中的模拟高速链路口相连接,进行数据的互相传送,接收和发送的数据相同,证明了高速链路口设计的正确性。并且在硬件调试时对Rocket IO GTP收发器进行回环设计,经过回环之后接收到的数据与发送的数据相同,证明了Rocket I/O高速串行接口设计的正确性。

    标签: FPGA 高速串行 接口模块

    上传时间: 2013-04-24

    上传用户:恋天使569

  • 基于FPGAHDL的随机读写I2C串行总线接口电路设计.rar

    I2C(Inter Integrated Circuits)是Philips公司开发的用于芯片之间连接的串行总线,以其严格的规范、卓越的性能、简便的操作和众多带I2C接口的外围器件而得到广泛的应用并受到普遍的欢迎。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。本论文主要讨论了如何利用Verilog/FPGA来实现一个随机读/写的I2C接口电路,实现与外围I2C接口器件E2PROM进行数据通信,实现读、写等功能,传输速率实现为100KBps。在Modelsim6.0仿真软件环境中进行仿真,在Xilinx公司的ISE9.li开发平台上进行了下载,搭建外围电路,用Agilem逻辑分析仪进行数据采集,分析测试结果。 首先,介绍了微电子设计的发展概况以及设计流程,重点介绍了HDL/FPGA的设计流程。其次,对I2C串行总线进行了介绍,重点说明了总线上的数据传输格式并对所使用的AT24C02 E2PROM存储器的读/写时序作了介绍。第三,基于Verilog _HDL设计了随机读/写的I2C接口电路、测试模块和显示电路;接口电路由同步有限状态机(FSM)来实现;测试模块首先将数据写入到AT24C02的指定地址,接着将写入的数据读出,并将两个数据显示在外围LED数码管和发光二极管上,从而直观地比较写入和输出的数据的正确性。FPGA下载芯片为Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent逻辑分析仪进行传输数据的采集,分析数据传输的时序,从而验证电路设计的正确性。最后,论文对所取得的研究成果进行了总结,并展望了下一步的工作。

    标签: FPGAHDL I2C 随机

    上传时间: 2013-06-27

    上传用户:liuchee